|
논리함수를 구해보면 아래와 같다.
실험준비물
(2) 전원공급기(GW GPC-3020A) 1대
(3) 오실로스코프
(4) 브레드보드(WISH 206) 1개
SN7400
SN7404
SN7408
SN7420
LTS5422R(Seven segment), Power supply, Oscilloscope
실험
(1) 다음 그림의 회로를 구성하고, 진리표를 구하여 표
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리함수에 대하여 입력된 코드의 선분을 선택, 출력하는 조합회로이다.
10진수
BCD코드 입력
각 선분 LED출력
A
B
C
D
a
b
c
d
e
f
g
0
0
0
0
0
1
1
1
1
1
1
0
1
0
0
0
1
0
1
1
0
0
0
0
2
0
0
1
0
1
1
0
1
1
0
1
3
0
0
1
1
1
1
1
1
0
0
1
4
0
1
0
0
0
1
1
0
0
1
1
5
0
1
0
1
1
0
1
1
0
1
1
6
0
1
1
0
|
- 페이지 8페이지
- 가격 6,300원
- 등록일 2015.11.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
페이징 기법과 세그먼테이션 기법을 설명하고 비교하시오.
5. 조합회로와 순차회로의 개념과 종류를 나열하고 설명하시오.
7. 데이터베이스 시스템의 3단계 구조와 관련해서 스키마에 대해 설명하고 비교하시오.
참고문헌
|
- 페이지 6페이지
- 가격 5,000원
- 등록일 2020.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
조합회로의 입력시 출력이 다음과 같다.
DA = x\'y + xA
DB = x\'B + xA
z = B
a. 이 회로의 논리도를 그려라.
Present state
Inputs
Next state
Outputs
A
B
x
y
A
B
z
0
0
0
0
0
0
0
0
0
0
1
1
0
0
0
0
1
0
0
0
0
0
0
1
1
0
0
0
0
1
0
0
0
1
1
0
1
0
1
1
1
1
0
1
1
0
0
0
0
0
1
1
1
0
0
0
1
0
0
0
0
0
0
1
0
0
1
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2006.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
있어서 관련서적과 인터넷을 조사하였고, 같은 수업을 듣는 친구와 스터디 모임을 통해 어렵게나마 완성할 수 있었습니다.
1장의 그림은 p-spise 를 사용하여 회로도 및 타이밍도를 작성하였으며, 2장은 max plus를 사용하여 작성하였습니다.
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2006.11.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
16Bit 데이터를 입력 받아 파형을 출력하며, 논리 신호의 상태나 Timing 분석 등을 수행한다. 서론
(1)multisim 이란?
(2)multisim 메뉴얼 및 사용법
조합회로 설계
(1)1Bit Full adder 의 설계
(2)카노맵 작성
(3)Boolean식
실험내용
참고문헌
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.04.17
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 소자의 gkskfhTJ 3가지 출력상태를 갖는 논리소자
입력을 바로 하는 것, 반대로 하는 것 두 가지 상태로 나눔
제어 입력 S는 데이터 입력 단자 A와 출력단자 X사이의 회로를 조절하는 역할을 함
< 시뮬레이션 결과 >
a와 b를 더하면 각 값
|
- 페이지 8페이지
- 가격 3,000원
- 등록일 2011.06.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도를 설계하라.
디코더(decoder)란 n비트의 2진 코드(code) 값을 입력으로 받아들여 최대 2n개의 서로 다른 정보로 바꿔 주는 조합 논리 회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대 2n개의 출력선을 가지며, 입력 에 의해 선택된
|
- 페이지 9페이지
- 가격 6,300원
- 등록일 2015.07.31
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기 위한 용도로 사용하는 회로
■ n 비트 레지스터는 n 비트의 2 진 정보를 저장하기 위한 n개의 풀리풀롭과 데이터 처리를 위한 조합 논리 회로로 구성
■ 레지스터 예
[그림] 4 비트 레지스터
① 시프트 레지스터(shift register)
- 클럭 펄스에
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2013.05.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 기본 논리 회로의 정의
0과 1로 된 두 개의 값으로만 표현, 연산하고 2진법으로 동작함.
논리 회로란 AND게이트, OR게이트, NOT게이트의 세 가지 기본 논리 게이트를 조합하여 구성한 논리 회로로, 입력, 논리게이트 , 출력으로 구성되며,
|
- 페이지 19페이지
- 가격 1,700원
- 등록일 2020.11.09
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|