|
획서는 잘 작성되었다고 생각하는가? 계획서에서 자신이 설계한 회로, 또는 방법이 틀렸다면 왜 틀렸다고 생각하는가? 무엇을 배웠고 무엇을 느꼈는가?
계획서에는 큰 문제가 없다고 생각한다. Pspice 상에서는 제대로 동작이 되었기 때문이다.
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
는 얻어내지 못하였다. 또한 커패시터와 저항비에 대한 주파수의 변화는 예비레포트와 같이 커패시터 값과 저항비가 증가함에 따라 주파수가 감소하게 되는 결과를 얻어냈지만 이 역시도 다른 조의 결과에 비해 상대적으로 변화의 정도가 미
|
- 페이지 5페이지
- 가격 800원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
대어 그 동작을 확인해 보았다.
(2) 설계사양에 따라 설계실습계획서에서 설계한 회로가 실제 구현되었을 때에도 설계사양을 만족하는가?
그렇지 않았다면 그 이유를 분석하라.
전제적으로 설계실습에서 설계한 회로대로 잘 동작하였다. 특
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
대응해서 소자표면에 전하가 발생하여 출력이 Source단에서 나온다. 회로의 안정적인 동작을 위하여 Pull-down Resistor로 R3을 사용하였으며, 그 출력신호를 Active HPF를 통해 걸러내 Op-Amp를 이용하여 10000배의 반전 증폭을 시켜서 백색 LED에 불이 들
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
대한 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계하여라.
2-level AND-OR(NAND-NAND) logic 회로도
(4) XOR gate를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하여라.
= + + + =
= + + +
= ( + ) + (+)
= () +
다단계 조합 논리 회로도
(
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
0으로 변할 때)가 입력 전압이 1에서 0으로 변할 때(출력 전압이 0에서 1로 변할 때)보다 지연 시간이 더 길다.
(4) 게이트를 사용하여 만든 2x4 디코더의 기능에 대해 설명하고, 그 정의에 따라 진리표를 만들고, 2x4 회로도를 설계하라.
디코더는
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
11
10
00
0
0
0
0
01
0
1
1
0
11
0
1
1
1
10
0
1
0
1
00
01
11
10
00
0
1
0
0
01
0
1
0
0
11
1
1
1
1
10
0
0
0
0
00
01
11
10
00
0
0
0
1
01
0
0
0
1
11
1
0
1
0
10
1
0
1
0
00
01
11
10
00
0
0
1
1
01
0
0
1
1
11
1
0
1
1
10
1
0
1
1
00
01
11
10
00
0
1
1
1
01
0
1
1
0
11
0
0
1
0
10
0
0
1
0
00
01
11
10
00
1
0
0
1
01
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
대해 자료 값을 조사하고 그 정의를 적어라.
74LS73 JK 플립플롭 회로도 및 시간값들
74S74 D 플립플롭 회로도 및 시간값들
Tsu
Set up 시간. Sampling이 일어나기 전까지 입력이 올바로 인식되는 데 필요한 최소한의 시간
Th
Hold 시간. Sampling이 일어난
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
리시오. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계하시오. 또한, Q1, Q2, Q3출력 신호에 LED를 연결하여 카운터의 상태에 따라 LED에 불이 들어오도록 회로도를 그리시오.
8진 비동기 카
|
- 페이지 3페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
대로 주파수는
감소한다.
RS1 : 10㏀
RS2 : 10㏀
주기 : 240us
주파수 : 4.167kHz
RS1 : 10㏀
RS2 : 20㏀
주기 : 280us
주파수 : 3.571kHz
C1 : 20n
주기 : 260us
주파수 : 3.846kHz
C1의 값을
줄일수록 주기가
감소함을
알 수 있다.
반대로 주파수는
증가한다.
C1 : 5n
주기 : 9
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.04.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|