|
회로를 간단히 그리면 왼쪽의 회로와 같은데 회로에 전류가 흘러 저항을 통과하면 저항에는 옴의 법칙에 따라 전압이 생긴다. 이때, 저항에 생기는 전압을 전압강하라 한다. 저항에 생기는 전압은 V=I R[V]로 구한다.
* 다이오드의 직렬구성
(
|
- 페이지 4페이지
- 가격 1,500원
- 등록일 2007.05.28
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하라. 저항값들을 측정하고 기록하라.
R1(meas) = 32.87㏀
R2(meas) = 6.79㏀
RC(meas) = 1.927㏀
RE(meas) = 678Ω
b. 순서 1에서 결정한 2N3904 트랜지스터의 β를 이용하여, 그림 9-2 회로에서 , 의 이론적인 값을 계산하고, 표 9.3에 결과를 기재하라.
2
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2021.04.21
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
/ 대한전자공학회 / 2006년 / 공학사 / 실험31. OP Amp 특성 실험
6. 시뮬레이션
실험 책 page 117 에 그림 8.4
을 구하기 위한 회로 을 구하기 위한 회로 1.실험목적
2.이론
3.사용기기 및 부품
4.실험
5.참고자료
6.시뮬레이션
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2012.05.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
, 2006년, 111-123페이지)
6. 시뮬레이션
실험 책 page 117 에 그림 8.4
을 구하기 위한 회로 을 구하기 위한 회로 1. 실험목적
2. 이론
3. 사용기기 및 부품
4. 실험순서
5. 참고자료
6. 시뮬레이션
1. 실험 결과 데이터
|
- 페이지 3페이지
- 가격 1,500원
- 등록일 2012.01.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
방정식
1).Faraday 법칙→유기기전력 ( )
2). Ampere주회적분법칙→전류와자계관계,
3). GAUSS 법칙
ⅰ) 전계 가우스법칙
divD =
ⅱ) 자계 가우스법칙
divB = →고립된자극은 존재하지않는다
자속은 분리할수 없다.
◆ 평면 전자파 →전계와 자계가 동시에
|
- 페이지 9페이지
- 가격 1,300원
- 등록일 2010.03.05
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항 과 길이 인 저항 인 경우는 다음과 같다.
(7)
그러므로
(8)
이다.
4.실험기구
-휘스톤 브리지 시스템
-검류계
5.실험방법
(1)미지 저항의 저항 값을 읽고 기록한다.
(2)직류 전원의 스위치가 열린 상태에서 미지저항 1개를 포함한 회로를 완성
|
- 페이지 5페이지
- 가격 3,360원
- 등록일 2013.10.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 본 전압이다. 이곳에 전압계를 연결하면 VTH를 측정할 수 있다. 그리고 RTH은 회로내의 전압원을 단락시키고 RL를 개방시켜서 이곳에서 바라본 저항값으로 구할 수 있다.
위 그림의 왼쪽과 같은 회로가 있으면 그것을 테브냉의 정리를
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항을 이용하여 같은 실험을 하여 어떤 결과가 나오는지 측정하여 본다.
5. 데이터 분석 및 결과
1. RC회로의 과도응답
이 실험에서의 대략적인 V의 파형은 다음과 같은 형태를 띄고 있다.
또한, 이 실험에서의 time constant의 이론치와 측정치는
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2008.11.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 단순화 하였을 경우 저항 과 는 병렬연결, 이들과 이 직렬연결, 또한 이들과 가 다시 병렬 연결한 회로라 할 수 있다. 그에 따라 계산하면 795.09Ω의 등가 저항 값을 구할 수 있다.
위에서 노튼의 정리를 이용하여 등가 전류와 등가 저항
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2011.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하기 저에, 저항=1[k], =3.3[k],=4.7[k]를 각각 측정하라.
(b) <그림 3.10>의 회로를 구성한 후 , A, B 단자에서의 등가 저항을 측정하라.
⒞ A, B 단자에서의 등가 저항의 이론치를 계산하라. 9k
(d) %오차 = 100[%]를 계산하라.
(e) =10[V]일 때, ,
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|