|
회로를 구성하여 각 저항의 크기를 기록하라.
동작점(V)
설계값
0.78
5.60
4.82
2.27
1.49
2.00
측정값
0.83
5.17
3.34
2.01
1.39
2.35
- 설계값과 측정값과의 오차가 거의 없음을 확인 하였다.
4. 연습문제
A. 게이트가 개방되었을 때도 드레인 전류가 흐르는 원
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2013.02.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
저항에 걸리는 출력전압는 증가한다.
RC 저역통과 필터에서 주파수가 커질수록 캐패시터에 걸리는 출력전압은 감소한다.
6. 참고문헌
기초회로실험 zbar외 1. 실험목적
2. 실험관련 이론
3. 실험 내용 및 방법
4. 실험결과 및 고찰
5. 결론
6
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2020.12.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 만들어 보았다.
- 7대를 제어하기 위해 3bit로 카운터를 구성하였다.
위 회로를 따라가기 보다 FSM 설계를 따라가서 카르노맵을 만들면 된다. 1. 동기 및 목적
2. 사용한 부품
3. 블록 다이어그램과 플로우 차트
4. 회로도
5. 관련이론
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2024.09.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 만들어 실험하면서 저항기의 방향과 다이오드의 방향이 하나라도 제대로 설치되지 않으면 원하는 실험결과를 얻을 수 없어 하나하나 잘 생각해서 설치해야 한다고 느꼈다. 1. 실험 목적 및 이론
2. 실험 방법 및 순서
3. 실험 결과
|
- 페이지 4페이지
- 가격 7,000원
- 등록일 2018.03.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험4. 키르히호프의 법칙
1.실험의 목적
-키르히호프의 전류법칙(제1법칙)을 실험으로 확인한다.
-키르히호프의 전압법칙(제2법칙)을 실험으로 확인한다.
2.관련이론
*키르히호프의 법칙
키르히호프의 법칙은 저항의 직렬 혹은 병렬회로와 무
|
- 페이지 5페이지
- 가격 500원
- 등록일 2010.04.16
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이론
1. 제너 다이오드
2. 제너다이오드와 일반다이오드의 비교
3. 제너 다이오드의 정전압작용
Ⅲ. 실험방법(제너 다이오드)
A. 제너 다이오드의 순방향 및 역방향 바이어스
B. 전원전압을 변화하는 경우
C. 제너 다이오드의 전
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2007.04.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
의한 영향을 감소시키기 위해서 를 조정한다.
- 직렬혈 저항계의 설계
2. 분류기형 저항계
- 저저항 측정에 사용 1. 실험 목적
2. 실험 기구
3. 이론 및 원리
< 저항계>
<저항계의 원리>
1. 직렬형 저항계
2. 분류기형 저항계
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2012.02.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 간단했지만 역방향 바이어스 값이 이론치와는 다른 값이 나왔다. 다 이오드의 데이터 시트 상으론 최대 역방향 전압이 -35V인데 실험상에서는 그보다 작은 전압에서도 미세 하지만 전류가 흘렀다. 실험 중에 저항이 타는 일이 있었는데
|
- 페이지 9페이지
- 가격 4,200원
- 등록일 2012.10.23
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
.
⑷ 커브 트레이서를 사용할 수 있다면, 다이오드의 특성 곡선을 볼 수 있도록조절기를 조정하라. 음극선과 화면에 나타나는 특성 곡선을 비교하여 차이점이 있다면 설명 해 보자. 4. 실험 이론
5. 사용 계기 및 부품
6. 실험 방법
|
- 페이지 5페이지
- 가격 800원
- 등록일 2001.08.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이론상 even parity 회로는 1의 개수가 홀수이면 1을, odd parity 회로는 1의 개수가 짝수이면 1을 출력하기 때문에 위와 같이 정리할 수가 있다.
위의 실험에서의 부울대수 F=(A+B)(A+B)를 설계하고자 할때 NAND 소자만으로 설계하는 방법, NOR 소자만으로
|
- 페이지 4페이지
- 가격 700원
- 등록일 2011.11.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|