|
, 이 띠가 가까운 부분 단자가 - 쪽에 연결되어야 순방향이었다. 오차가 나온 원인은 저항 자체에서 5%의 오차의 값이 존재하기 때문이다.
-Kirchhoff의 법칙
대체로 이론값(키르히호프의 법칙)을 따른다
7.참고문헌
-일반물리학 실험(교재)
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2015.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
BJT와 같이 접합 전계효과 트랜지스터(JFET)은 차단, 포화, 선형의 세 가지 영역에서 동작한다. JFET의 물리적 특성과 JFET에 연결된 외부회로가 동작 영역을 결정한다. 이 실험에서는 JFET의 주어진 회로 규격들에 부합하여 선형 영역에서 동작하도
|
- 페이지 5페이지
- 가격 1,500원
- 등록일 2023.04.19
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
시턴스와 인덕턴스가 존재한다. 마찬가지로 축전지와 인덕터에도 각각 저항요소, 커패시턴스, 인덕턴스가 존재한다.)
2. 실험과정 및 결과에 대한 토의
-> 이 실험은 RLC 회로에서 전류를 주파수의 함수로 측정하여 공진현상을 관측하고 이
|
- 페이지 4페이지
- 가격 700원
- 등록일 2007.09.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도 및 결과
JK Flip-Flop 실험
실험1) 다음 회로도를 구성하고, 표를 완성하시오.
실험1 회로도
실험1 시뮬레이션
실험2) 다음 회로도를 구성하고, 표를 완성하시오.
실험2 회로도
실험2 시뮬레이션
실험3) 다음 회로도를 구성하고, 표를 완성
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
물리적 주소와 논리적 주소 등을 모두 다루어야 하며 가장 근원적인 주소인 물리적 주소로부터 가장 사용자 친화적인 논리적 주소까지의 관계를 기술하여야 합니다.
2. 아래 각 용어들에 대하여 약자를 풀어 쓰시오.
(1) TCP/IP
(2) FTTH
(3)
|
- 페이지 9페이지
- 가격 4,500원
- 등록일 2016.04.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
물리적 주소와 논리적 주소 등을 모두 다루어야 하며, 가장 근원적인 주소인 물리적 주소로부터 가장 사용자 친화적인 논리적 주소까지의 관계를 기술하여야 합니다.
2. 아래 각 용어들에 대하여 약자를 풀어 쓰시오.
(1) TCP/IP
(2) FTTH
(3)
|
- 페이지 5페이지
- 가격 4,500원
- 등록일 2016.04.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로인 미분기와 적분기에 대하여 차후 실험을 통하여 이의 원리를 보다 자세히 알고 싶다. 1. 목 적
2. 이 론
A. R-C 회로
B. R-C 회로의 충전
C. R-C 회로의 방전
3. 실험 방법
A. 충전과 방전
B. 시상수
4. 실험 결과
A. 충전과 방전
B. RC
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2012.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
는데 이 때문에 시간이 많이 소비되었다. 그리고 실험책이 없어서 임피던스를 구하려하여서 엑셀 식을 만들어 내는 과정에서 많이 시간이 소모 되었으나 실제로는 필요로 하지 않는 값이 여서 마음이 아팠다.
값의 오차가 심한 실험이였다.
|
- 페이지 2페이지
- 가격 500원
- 등록일 2012.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
을 2V로 재지 않고 0.2V로 재어 실험값이 제대로 나오지 않았다.
브레드보드의 직렬연결과 병렬연결의 배치는 위와 같으며 직렬연결은 폐회로도에서 중간에 샛길이 없이 하나로 연결되는 과정을 의미하고 병렬연결은 가로 방향을 따로따로 연
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2021.10.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 결과 (시뮬레이션)
PSpice 모의실험 - CH.5 FET 바이어스 회로 및 FET증폭기
PSpice를 통해 주어진 회로를 구성하여 시간 영역(과도)해석을 수행하라. 또한, 회로의 schematic 및 입력전압(), 출력전압()의 파형을 해당 표에 포함하여 시뮬레이션 결
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|