|
그려서 제출하라. 6장 예비 레포트…………………………………6p
Ⅰ. 배경 이론
Ⅱ. 설계 실습 계획
Ⅲ. 결론
6장 결과 레포트…………………………………8p
Ⅰ. 실험 목적 및 동기
Ⅱ. 설계실습내용 및 분석
Ⅲ. 결론
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2014.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
?
≪ 표 ≫ 1장 예비 레포트…………………………………7p
Ⅰ. 배경 이론
Ⅱ. 설계 실습 계획
Ⅲ. 결론
1장 결과 레포트…………………………………7p
Ⅰ. 실험 목적 및 동기
Ⅱ. 설계실습내용 및 분석
Ⅲ. 결론
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2014.09.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
RL이 단락 되도록 한다. 계기에 의해 측정되는 전류는 노튼 등가 전류원의 단락회로 전류 IN이다. 표 26-1에서 \"IN, Measured\"아래의 1.2㏀ 행에 값을 기록한다.
(5) 전원을 끈다. S5를 개방하고 S1, S2, S3를 B점으로 이동한다. 이 결과 전압원은 단락회
|
- 페이지 55페이지
- 가격 6,000원
- 등록일 2006.04.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
점에서
VC = sin(2πft) 일 때
IC = C(dv/dt) = 2πf × Lcos(2πft)
VC = XC × IC = (1 / jωC) × IC
의 식을 만족함을 확인하였고,
인가전압 V, 저항에 걸린 전압 VR, 커패시터에 걸린 전압 VC 의 관계를 실험적으로 확인하였다. ① 직렬 RL 회로
② 직렬 RC 회로
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
측정할 수 있기 때문이다.
6. 참고문헌
- 기초전자실험 with PSpice
P.247-260 1. 실험 목표
2. 관련이론
2-1 기초 이론
3. PSpice 시뮬레이션
3-1 PSpice 시뮬레이션 회로
3-2 PSpice 시뮬레이션 결과
4. 느낀점
5. 유의사항
6. 참고문헌
|
- 페이지 12페이지
- 가격 3,000원
- 등록일 2022.04.18
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
측정할 수 있기 때문이다.
6. 참고문헌
- 기초전자실험 with PSpice
P.261-271 1. 실험 목표
2. 관련이론
2-1 기초 이론
3. PSpice 시뮬레이션
3-1 PSpice 시뮬레이션 회로
3-2 PSpice 시뮬레이션 결과
4. 느낀점
5. 유의사항
6. 참고문헌
|
- 페이지 9페이지
- 가격 3,000원
- 등록일 2022.04.18
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
작동하기 위한 커패시터의 전압이 최소 =50[V]라고 할 때, 충전에 필요한 최소의 시간을 3초로 설정하기 위한 저항 값 R을 구하라.
1) 스위치가 열렸을 때
2) 스위치가 닫혔을 때
, 실험목적
실험준비물
예비과제
실험
설계 및 고찰
|
- 페이지 6페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
얻을 수 있는 호l로를 구성하려한다. 여기에 필요한 커패시턴스와 인덕턴스를 구하라. 또 입력 주파수가 바뀌었을 때 회로에 미치는 영향을 설명하라.
⇒ 전압이득 G = ,
인피던스
, =5 실험목적
실험준비물
예비과제
설계 및 고찰
|
- 페이지 8페이지
- 가격 1,500원
- 등록일 2021.09.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
결과
① RC회로
주파수
[V]
[V]
[V]
이론값
실험값
이론값
실험값
이론값
실험값
1000Hz
10
7.3
7
6.9
6.8
2183.7
2152.7
1500Hz
10
5.8
5.5
8.2
7.6
1837.3
1851.6
2000Hz
10
4.5
4.5
8.8
8.4
1684.7
1701.7
,
② RL회로
주파수
[V]
[V]
[V]
이론값
실험값
이론값
실험값
이론값
실험값
1
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.11.26
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 시정수는 RC=10[ms]이고, 각속도 w=2πf이므로 w=120π이다. 이론적으로 이 회로의 출력신호는 입력신호에 비해 만큼 늦으므로, 만큼 위상이 뒤져야한다.(이는 시뮬레이션 결과와 일치한다.) 또한 신호의 크기는 으로 감소하므로, 진폭은 으
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2012.03.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|