[공학/컴퓨터/통신] 증폭기 실험
본 자료는 미만의 자료로 미리보기를 제공하지 않습니다.
닫기
  • 1
  • 2
  • 3
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

[공학/컴퓨터/통신] 증폭기 실험에 대한 보고서 자료입니다.

목차

1. 반전 비반전 증폭기 출력식 유도

2. 이득에 따른 주파수 특성

3. 증폭율 오차 보정법

고찰

본문내용

로 외부 노이즈의 영향을 받기 쉬워지거나 연산증폭기 자체의 바이어스 전류를 무시할 수 없게 된다. 그 때문에 연산증폭기 회로에서는 높아도 수100kΩ 이내의 저항을 사용하며 일반적으로는 수10kΩ의 저항이 많이 사용되며. 특히 10kΩ의 저항은 매우 잘 사용된다.
고찰
이 실험을 통해 실제 저항의 측정 값과 계산 값과의 일치여부를 파악 할 수 있었고, 증폭기를 통한 전압의 변화를 오실로스코프를 통해 알게 되었다. 하지만, 실제 측정값과 이론값의 차이를 알 수 있는데, 이는 위 조사 사항에 언급하였듯, 많은 인자에 의한 결과로 볼 수 있겠다. 또한 IC 증폭기의 구조를 이해할 수 있었기에 그에(반전 또는 비반전) 맞는 회로도를 구축, 파형의 형태에 따른 전압과 주파수 등의 관계 역시 실제로 경험하게 되었다.
  • 가격1,000
  • 페이지수3페이지
  • 등록일2005.06.28
  • 저작시기2005.06
  • 파일형식한글(hwp)
  • 자료번호#304980
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니