목차
1. Bool 대수
2. De Morgan 정리
3. 오픈 컬렉터(open collector)형 게이트
4. 풀-업 저항(pull-up resister)
5. 와이어드 AND(wired AND) 와 와이어드 OR
2. De Morgan 정리
3. 오픈 컬렉터(open collector)형 게이트
4. 풀-업 저항(pull-up resister)
5. 와이어드 AND(wired AND) 와 와이어드 OR
본문내용
0
0
1
0
1
0
0
1
1
1
표3-4
입 력
출 력
A
B
Z
0
0
0
0
1
1
1
0
1
1
1
1
표3-5
입 력
출 력
A
B
Z
0
0
1
0
1
1
1
0
1
1
1
0
표3-6
입 력
출 력
A
B
Z
0
0
1
0
1
0
1
0
0
1
1
0
[3]오픈 컬렉터(open collector)형 게이트
그림3-8의(a)에서 출력 트랜지스터의 컬렉터에 부하저항이 없이 개방된 회로를 오픈 컬렉터형 게이트라고 말하면 정상동작을 위해서는 그림 3-8의(b)와 같이 컬렉터와 +전원사이에 풀업(pull up)저항을 넣어야 한다.
[4]풀-업 저항(pull-up resister)
오픈 컬렉터(open collector)형 게이트에서 출력 트랜지스터의 컬렉터와 전원(+5V)사이에 넣는 저한(R 보통 5kΩ정도를 사용)을 풀-업 저항이라고, 말하며 저항을 넣지 않고 컬렉터와 +5V 사이를 직접 접속하면 IC가 과열되므로 주의해야 한다.(오픈 컬렉터형IC의 예:7034, 7406, 7409)
[5]와이어드 AND(wired AND) 와 와이어드 OR
오픈 컬렉터 형 IC에서 여러 개의 출력을 1개로 묶어 공통의 저항을 통해 전원에 연결하는 것을 와이어드AND라고 말하며 실제로는 게이트가 없고 얻어지는 기능만 표시하며 풀업 저항이 필요하다. 그림 3-9의 (a)와 같이 3개의 오픈 컬렉터 NAND의 출력을 묶고 공통으로 풀업 저항을 연결하면 AND게이트가 없어도 AND게이트를 접속 한 것과 같은 동작을 하게 된다. 그림 3-9의 (b)는 와이어드OR회로이다
X=ABCDEF
Y=A+B C+D E+F
0
1
0
1
0
0
1
1
1
표3-4
입 력
출 력
A
B
Z
0
0
0
0
1
1
1
0
1
1
1
1
표3-5
입 력
출 력
A
B
Z
0
0
1
0
1
1
1
0
1
1
1
0
표3-6
입 력
출 력
A
B
Z
0
0
1
0
1
0
1
0
0
1
1
0
[3]오픈 컬렉터(open collector)형 게이트
그림3-8의(a)에서 출력 트랜지스터의 컬렉터에 부하저항이 없이 개방된 회로를 오픈 컬렉터형 게이트라고 말하면 정상동작을 위해서는 그림 3-8의(b)와 같이 컬렉터와 +전원사이에 풀업(pull up)저항을 넣어야 한다.
[4]풀-업 저항(pull-up resister)
오픈 컬렉터(open collector)형 게이트에서 출력 트랜지스터의 컬렉터와 전원(+5V)사이에 넣는 저한(R 보통 5kΩ정도를 사용)을 풀-업 저항이라고, 말하며 저항을 넣지 않고 컬렉터와 +5V 사이를 직접 접속하면 IC가 과열되므로 주의해야 한다.(오픈 컬렉터형IC의 예:7034, 7406, 7409)
[5]와이어드 AND(wired AND) 와 와이어드 OR
오픈 컬렉터 형 IC에서 여러 개의 출력을 1개로 묶어 공통의 저항을 통해 전원에 연결하는 것을 와이어드AND라고 말하며 실제로는 게이트가 없고 얻어지는 기능만 표시하며 풀업 저항이 필요하다. 그림 3-9의 (a)와 같이 3개의 오픈 컬렉터 NAND의 출력을 묶고 공통으로 풀업 저항을 연결하면 AND게이트가 없어도 AND게이트를 접속 한 것과 같은 동작을 하게 된다. 그림 3-9의 (b)는 와이어드OR회로이다
X=ABCDEF
Y=A+B C+D E+F