목차
1. 실험 목적
2. 질문
1) AND 게이트
2) OR 게이트
3) NOT 게이트
4) XOR 게이트
2. 질문
1) AND 게이트
2) OR 게이트
3) NOT 게이트
4) XOR 게이트
본문내용
에 해당하는 4개의 플립플롭 A, B, C, D를 사용하여 각 이진 자릿수를 표현한다. 0~15까지를 세는 순서는 다음과 같으며 각 플립플롭의 상태천이 조건을 정리하면 다음과 같다.
0000 → 0001 → 0010 → 0011 → 0100 → 0101 → 0110 → 0111 → 1000 → 1001 → 1010 → 1011 → 1100 → 1101 → 1110 → 1111 → 0000
4비트 이진 카운터의 계수 순서
●플립플롭 D : 매번 클럭펄스가 인가될 때마다 출력 상태가 반전되어야 하므로 J, K 입력이 모두 1 즉 이어야 한다.
●플립플롭 C : 플립플롭 D의 출력이 1 일 때(D=1) 그 상태가 반전되고, D의 출력이 0 일 때(D=0) 이전의 상태를 그대로 유지하므로 이어야 한다.
●플립플롭 B : 플립플롭 C, D의 출력이 CD=00, 01, 10 일 때 B의 상태는 유지되고, CD=11 일 때만 반전되므로 이어야 한다.
●플립플롭 A : 플립플롭 B, C, D의 출력이 BCD=000, 001, 010, 011, 100, 101, 110 일 때 A의 상태는 유지되고, BCD=111 일 때만 반전되므로 이어야 한다.
이를 정리하면 각 플립플롭의 J, K 입력은
이다. 여기서 A, B, C, D는 각각 플립플롭 A(최상위 비트, MSB), B, C, D(최하위 비트, LSB)의 출력을 의미한다.
참고자료
MyProtor를 이용한 디지털 논리실험, 강병익 양세양 공저, 한성출판사, 2000, p.3~4 p.109~113
전자회로의 기초, 강중순 외 3명 저, 북스힐, 2002, p.237~239
0000 → 0001 → 0010 → 0011 → 0100 → 0101 → 0110 → 0111 → 1000 → 1001 → 1010 → 1011 → 1100 → 1101 → 1110 → 1111 → 0000
4비트 이진 카운터의 계수 순서
●플립플롭 D : 매번 클럭펄스가 인가될 때마다 출력 상태가 반전되어야 하므로 J, K 입력이 모두 1 즉 이어야 한다.
●플립플롭 C : 플립플롭 D의 출력이 1 일 때(D=1) 그 상태가 반전되고, D의 출력이 0 일 때(D=0) 이전의 상태를 그대로 유지하므로 이어야 한다.
●플립플롭 B : 플립플롭 C, D의 출력이 CD=00, 01, 10 일 때 B의 상태는 유지되고, CD=11 일 때만 반전되므로 이어야 한다.
●플립플롭 A : 플립플롭 B, C, D의 출력이 BCD=000, 001, 010, 011, 100, 101, 110 일 때 A의 상태는 유지되고, BCD=111 일 때만 반전되므로 이어야 한다.
이를 정리하면 각 플립플롭의 J, K 입력은
이다. 여기서 A, B, C, D는 각각 플립플롭 A(최상위 비트, MSB), B, C, D(최하위 비트, LSB)의 출력을 의미한다.
참고자료
MyProtor를 이용한 디지털 논리실험, 강병익 양세양 공저, 한성출판사, 2000, p.3~4 p.109~113
전자회로의 기초, 강중순 외 3명 저, 북스힐, 2002, p.237~239
추천자료
설계중심의 디지털공학실험(인터비전)의 예비,결과 보고서입니다.(1장~9장)
IC소자를 이용한 디지털회로 설계 텀프로젝트 ppt발표자료-사거리 신호등
디지털공학실험 7장 부울의법칙 및 드모르간의정리(예비)
디지털공학실험 8장 논리회로의간소화(예비)
2010년 1학기 디지털논리회로 출석대체시험 핵심체크
PSPICE로 시뮬까지 돌린 디지털시계 프로젝트 보고서 입니다.
2011년 1학기 디지털논리회로 중간시험 핵심체크
2012년 1학기 디지털논리회로 중간시험 핵심체크
[디지털회로설계] Chip Fabrication Process
[디지털회로] IC 계열별 특징
[디지털 회로 설계] 4-Bit D Flip Flop 설계
[디지털논리] 불(Bool) 대수와 드모르간(De Morgan)의 정리
[디지털논리회로 Digital Logic Design Project] Smart Traffic Light Controller 설계(STLC ...
[아날로그 및 디지털회로 설계실습] 9 래치와 플립플롭 (예비) : 순차식 논리회로의 기본 소...
소개글