Limiting회로와 Clamping회로의 설계
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

Limiting회로와 Clamping회로의 설계에 대한 보고서 자료입니다.

목차

실험의 목적
실습 준비물
설계실습 계획서

본문내용

크값을 지나가게 되면 커패시터의 양단 전압이 다이오드의 양극에 바이어스되어 있기 때문에 다이오드는 항상 역방향 바이어스 상태에 있게된다, 따라서 커패시터는 부하저항과 결합되어 방전하게 되는데 부하저항을 충분히 크게 하여 방전시정수를 증가시켜 천천히 방전하도록 한다. 이때 커패시터는 매우 느린 속도로 방전 되로록 하였기 때문에 일종 직류전원으로 간주할수 있게 된다. 결국 부하저항에 나타나는 전압은 입력전압과 커패시터 전압이 합쳐져서 나타나게 된다.
▣ 3.4 Clamping Circuit 의 회로에서 RC가 커야 하는 이유를 설명하여라.
커패시터는 부하저항과 결합되어 방전하게 되는데 부하저항을 충분히 크게 하여 방전 시정수를 증가시켜 천천히 방전이 이루어지도록 한다. 이때 커패시터는 매우 느린 속도로 방전되도록 하였기 때문에 일종 직류전원으로 간주할 수 있게 된다.
▣ 3.5 입력이 일때, 최대치 3V, 최소치 -7V인 정현파를 출력으로 하는 Clamping 회로를 설계하여 제출하여라. 이때 R=100㏀을 사용하고 Cut-in 전압(0.7V)을 고려해서 설계한다.
<회로도>
<결과파형>
최대치 3V, 최소치 -7V인 정현파가 나오는 것을 확인할 수 있다.

키워드

  • 가격1,300
  • 페이지수4페이지
  • 등록일2013.05.29
  • 저작시기2013.5
  • 파일형식한글(hwp)
  • 자료번호#850242
본 자료는 최근 2주간 다운받은 회원이 없습니다.
청소해
다운로드 장바구니