전자회로 설계 및 실험 - 연산증폭기 특성
본 자료는 1페이지 의 미리보기를 제공합니다. 이미지를 클릭하여 주세요.
닫기
  • 1
  • 2
  • 3
  • 4
해당 자료는 1페이지 까지만 미리보기를 제공합니다.
1페이지 이후부터 다운로드 후 확인할 수 있습니다.

소개글

전자회로 설계 및 실험 - 연산증폭기 특성에 대한 보고서 자료입니다.

목차

실험 1. 슬루율 결정
실험 2. 공통모드 제거비의 결정
-문제점 및 에로사항-
-설계프로젝트 진행사항-
-결론-

본문내용

연산증폭기 특성
-요약문-
이번 실험에서는 UA741 연산 증폭기의 슬루율을 측정하고 공통모드제거비(CMR)를 계산 하여 데이터 시트값과 비교하여 본다.
-실험 내용-
실험 1. 슬루율 결정
(1) 회로도
=0v ~ -5v
t = 10us
SR=V/t = 5V/10us=0.5V/us
uA741 데이터시트에 제시된 슬루율과 계산값이 일치한다.
(2) PSPICE 시뮬레이션
실험 2. 공통모드 제거비의 결정
(1)회로도
-0.323V/11V = 0.02936
100k/100 = 1000
-34059.9455
20log(-34059)=20x4.5322=90.644
UA741 데이터시트에 제시된 CMR(dB)과 거의 일치함을 확인할 수 있었다.
(2) PSPICE 시뮬레이션
-실험 결과-
1. 슬루율 결정
h.
SR= volt/microseconds = 1.12 V/us
2. 공통모드 제거비의 결정
h.
A(cm) = = -0.02936
I.
A(dif) = R1/R2 = 1000
J.
CMR(dB) = 20log = 90.644dB
-문제점 및 에로사항-
이번 실험은 주요소자가 UA741 한 개였기
  • 가격1,000
  • 페이지수4페이지
  • 등록일2015.02.23
  • 저작시기2015.2
  • 파일형식한글(hwp)
  • 자료번호#957122
본 자료는 최근 2주간 다운받은 회원이 없습니다.
다운로드 장바구니