|
회로 및 마이크로 회로설계 실습“ 1. 서 론
1. 작품 배경
2. 작품의 기능 및 성능
2. 본 론 1. LNA 설계를 위한 기초 이론
1) stability *stability circle *K , and u factor
2) power gain
|
- 페이지 28페이지
- 가격 3,000원
- 등록일 2006.12.14
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 직접 구현한 모습이다. 이 회로는 다음과 같은 값을 갖는 소자들로 구성되었다.
R1 = 0.8KΩ, R2 = 3.2KΩ, R3= R4 = 1KΩ, C1 = C2 = 10nF
DC Gain = 2, fo = 10kHz , Q = 0.5→ 위의 사진은 cut-off frequency 보다 작은 수치인 500Hz부터 cut-off 값인 10kHz, 그리고 그
|
- 페이지 10페이지
- 가격 1,800원
- 등록일 2013.05.06
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로변수인 전압이나 전류의 비선형함수이기 때문에 각 성분전력의 합으로는 전체전력을 구할 수 없기 때문입니다. 수식으로 표현하자면서 과 이 같지 않는 것으로 표현할 수 있습니다.
실험결과 분석
중첩의 원리의 실험데이터를 보면 이론
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.02.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
Results
1. 실습1
A. Data
B. Discussio
7. Analysis
8. Appendix
|
- 페이지 18페이지
- 가격 2,000원
- 등록일 2008.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서 일 때, 최대 전력 전달의 정의에 대해서 실험을 통해서 알아보았다.
실험을 통해, 테브난의 정리가 어떻게 정의 되고, 와 가 어떻게 구성되는지에 대하여 알아보았다. 이론적 지식을 회로도가 아닌 실제 회로를 구성하여 테브난의 정
|
- 페이지 10페이지
- 가격 2,500원
- 등록일 2011.06.09
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
낼 수 있다는 것을 알 게 되었다.
7.Appendix
참고문헌 : 전기전자기초실험 , 대한전자공학회편 , 청문각
Fundamentals of Electric circuits , McGRAW-HILL 1. Title
2. Name
3. Abstract
4. Background
5. Simulation
6. Experimental Results
6. Analysis
7. Appendix
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2008.07.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
circuit variables
2. circuit elements
3. simple resistive circuits
4. techniques of circuit analysis
5. the operational amplifier
6. inductance, capacitance, and mutual inductance
7. response of first-order RL and RC circuits
8. natural and step responses of RLC circuits
9. s
|
- 페이지 880페이지
- 가격 5,000원
- 등록일 2007.02.09
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
이론 값인 과 비슷한 값이 나오는 것을 확인할 수 있다.
(2) 전압이득(Vout/Vs) 계산
,
,
전압이득을 살펴보면 이론 값인 과는 다소 차이가 있는데 이것은 책의 이론에서는 트랜지스터의 입력단인 과 을 비교했지만 본 프로젝트에서는 와 을 비교
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
V(5)
4. ,
의 RMS값과 DC값
의 RMS값과 DC값
5. 전압이득(Vout/Vs) 계산
이론상으로 전압이득을 구해보면 3.14가 나오는데 SPICE를 통해 전압이득을 구하면 2.98이다. 1. Net List
2. V(2), V(3)
3. V(4), V(5)
4. V _{GS} ,V _{DS}
5. 전압이득(Vout/Vs) 계산
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 내부의 저항과 실험자의 부주의에 의해 발생하였음을 확인 할 수 있다. 하지만 그림 5.1에 서 보듯이, 이론값과 측정값사이에 거의 차이가 없음을 확인할 수 있다.
⑵ KVL을 증명하시오.
측정된 (Total Voltage) VT를 각각 3회에 걸쳐 측정하였다
|
- 페이지 9페이지
- 가격 1,500원
- 등록일 2008.11.21
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|