• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,325건

전자회로실험 -chapter24. 미분기 (예비보고서) -chapter25. 적분기 (예비보고서) 미분기 1. 회 로 도 2. 결 과 조건 1 주파수 1KHz C 조건 2 주파수 1KHz C 조건 3 주파수 1KHz C 조건 4 주파수 2KHz C 3. 이 론 ▶연산증폭기를 사용한 미분기의 간단한 회로-이상
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2006.06.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 끝내고 리포트를 쓰는 와중에서 여러 응용분야에서 넓게 사용되는 브리지회로를 직접 인터넷으로 찾아봄으로써 어떤 어떤 브리지들이 있는지 확인할 수 있었고 인지할 수 있다는 것이 뜻이 깊다. 확실한 것은 이런 브릿지들은 고장
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2004.03.23
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
105㎐가 된다. 또다른 계산법으로 주파수를 ω로 놓고 일반적인 수식을 구하는 것이다. VC =-=- 에서 VC 가 최대가 되기 위해서는 가 최소가 되어야 하므로 ω=ωo 이 된다. 따라서 ω=100000㎐ 이다. 1. 목 적 2. 실험 준비물 3. 실험 계획서
  • 페이지 5페이지
  • 가격 1,300원
  • 등록일 2008.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로는 2비트 병렬 2진 가산기로서 숫자 X1X0 및 Y1Y0와 합 C01S1S0를 2진 수로 표시하였을 때, X1X0 + Y1Y0 = C01S1S0의 덧셈을 수행한다. 표 8-5E는 두 부분으로 되어있는데, 실험실 데이터에 대한 실험 데이터 부분과 실제의 2진수 덧셈에 대해 실험데 이
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험을 통해서도 Simulation과 같이 y값이 출력되기까지 시간이 소요되는지를 중점적으로 살펴보아야 하겠고, 또한 이 시간차가 Simulation과 같은 6ns인지도 살펴보아야 할 것이다. 1. 실험 목표 2. 실험 준비물 3. 예비 이론 4. 실험 방법
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2011.06.03
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험이다. 각 베이스 전류에 대해 VCE를 변화시키며 IC를 관찰한다. 회로 연결은 옆과 같다. 베타 측정 실험 회로에서 컬렉터에 연결된 저항들을 제외한 것과 동일한 회로이다. 1. CH1 DC 1.5V, CH2 DC 0V인 상태에서 5kΩ 가변저항을 조절하여 베이스
  • 페이지 5페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험방법 <실험 부품 및 장비> DC Power Source, Multimeter, 1kΩ 저항, 10kΩ 저항, 0.1uF 커패시터, HEF4007UB <실험 과정 - Vt 측정> 1. HEF4007UBP를 이용하여 옆의 회로를 꾸민다. 2. VDD를 10V로 고정시킨 후 VGG를 조절하여 VGS를 0V부터 5V까지 0.4V씩 증가
  • 페이지 5페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
리고 인가전압 등을 나타내는 완전한 회로도를 작성한다. 저항값들을 구하기위한 계산과정 또한 보인다. 5) 전원을 끄고 스위치를 개방한 상태로 4)에서 설계한 회로를 구성한다. 실험조교에게 회로를 확인받은 후, 회로에 전원을 인가하고 전
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 ① 연산 증폭기의 이득 위는 pspice 회로도이다. 왼쪽 그래프는 OFFSET을 3V, AMPL를 500mV 주었을 때의 시뮬레이션 결과이다. (실제 실험에서는 점진적으로 증가시키나 동작 성향을 파악하기 위해서 고정값을 설정하였다) RR과 RF의 비가 1:1이므
  • 페이지 10페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, 1N4154 또는 대치품 기타 : SPST 스위치, 5000Ω 2W 전위차계 <실험 과정> <바이어스 안정화> 1. 오른쪽과 같이 회로를 구성한다. 2. S1을 닫고, 컬렉터 회로의 전류 IC를 측정하여 기록한다. VBE, VE, VCE도 측정하여 기록한 후 IE를 계산한다. 3.
  • 페이지 7페이지
  • 가격 1,400원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top