• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 862건

실험에서 구성되는 회로는 CMOS 논리를 사용한다. CMOS IC 가 손상되지 않도록 정전기가 일어나지 않게 주의해야 한다. 실험 7 보고서 실험 목표 *부울 대수의 여러 법칙들에 대한 실험적 증명. *부울 법칙 10과 11을 증명하기 위한 회로 설계 *실험
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2012.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리와 설계, 유황빈 (정익사) 140-147page 디지털 工學實驗, 구성모 외 5인 공저 (복두출판사) 11-45page 논리작용의 기초 1. 목적 2. 참고 사항 3. 참고 자료 부울 대수와 논리시의 간략화 1. 목적 2. 참고 사항 3. 참고 자료
  • 페이지 7페이지
  • 가격 1,200원
  • 등록일 2004.09.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
부울 대수 1) 불 대수 공리 2) 불 대수 기본정리 3) 교환 정리 4) 결합 정리 5) 분배 정리 6) 부정 정리 Ⅱ. 논리게이트와 기본논리게이트 Ⅲ. 논리게이트와 다이오드논리게이트 Ⅳ. 논리게이트와 트랜지스터논리게이트 1. 부정회로(NOT)
  • 페이지 8페이지
  • 가격 6,500원
  • 등록일 2013.07.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
전가산기 Reference 1. 디지털논리시스템(동명사)-정의봉 저. 2. 디지털공학실험(복두출판사)-김상욱외 7명 3. Didital Logic Application And Design, Yarbrough 실험9. PLD를 이용한 회로구성 관련이론 ○ PLD란? ○ PLA ○ PAL 실험계획 Reference
  • 페이지 4페이지
  • 가격 1,000원
  • 등록일 2011.05.02
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
74LS04, 74LS08, 74LS32, 74LS00, 74LS02 및 74LS86의 내부 기능을 확인하여라. -74LS는 공통적인 수치이며, 교과서를 참고했을 때, -04=Inverter -08=AND -32=OR -00=NAND -02=NOR -86=Exclusive-OR 을 각각 나타낸다. 1. 실험 목적 2. 핵심 내용 정리 3. 예비 과제
  • 페이지 3페이지
  • 가격 9,660원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이다. 그림 7-7을 부울식으로 표현하여 정리하면        X=1·A ⇒         X=0+A ⇒ X=0+A=A 으로 표현되고, 이는 부울대수 기본법칙 1. A+0=A를 나타낸다. 즉, 그림 7-1과 7-7의 회로는 등가이다. 실험 주제 실험에 사용된 부품
  • 페이지 6페이지
  • 가격 1,900원
  • 등록일 2011.12.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험들을 통해 논리게이트를 어떻게 구성하는지를 다시한번 확인 할 수 있었고, 아직도 어렵지만 그나마 직접해봄으로써 조금 더 회로구성하는것에 대해 친해질수 있는 기회였던 것 같다. ♠ 참고 자료 ♠ ● Pspice로 구현한 부울 대수 ▶ 밑
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
부울함수의 정규형(최소항의 합형태)을 구하시오. (2) 진리표에 해당하는 카르노 도표를 그리시오. (3) 3.(2)번에서 작성한 카르노 도표를 이용하여 간소화된 부울함수를 구하시오. (4) 3.(3)에서 간소화된 함수로 논리회로도를 작성하시오.
  • 페이지 6페이지
  • 가격 4,500원
  • 등록일 2024.06.16
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리 축소를 위한 기본적인 불대수의 기본 연산 카르노 맵이란 부울함수를 표준형으로 표현할 수 있는 모든 가능한 방법들중 한가지로 논리간략화에 있어서 시각적인 그래프 기법의 하나이다. 3. 실험과정 1. 위 그림의 회로를 사용하여 표를
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2010.01.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 이다. 74150은 16×1 MUX이고, 74157은 2개의 4비트 입력 중 한쪽을 택하여 출력으로 내보낼 수 있는 Multiplexer이다. 3. 실험내용 (1) 그림과 같이 회로를 구성하고 주어진 조합대로 입력스위치를 설정하고 합(적색)과 캐리(녹색) 출력조건을 기
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2004.07.23
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top