• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 7,957건

1.실험 목적 ● 드 모르간 법칙을 소자를 이용하여 실험적으로 증명한다 ● 드 모르간 법칙을 이용하여 부울대수 변환 및 논리회로를 간소화하는 능력을 익힌다 ● 논리소자의 동작을 이해한다 2.실험 이론 드 모르간의 법칙은 조합논리
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2011.05.20
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이다. 쌍대성 정리를 이용하여 (d)회로를 (e)와 같은 등가의 NOR-NOR 회로로 바꿀 수 있다. 즉, 주어진 논리 동작을 하는 회로를 (b)와 (e)처럼 2가지 종류로 만들 수 있다. 참고문헌 부울대수와 카르노 맵 - 정보통신실험 2004. 5. 19 디지털 공학실
  • 페이지 21페이지
  • 가격 3,000원
  • 등록일 2005.12.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로를 구현하는 시간도 줄어들었고 동작기능을 보면 무엇을 이용해야할지 대충 감이 왔다. 역시 제일 간단한 자료흐름 모델링은 복잡한 구성으로 갈수록 효용도가 떨어지는듯 하다. 조합논리회로에는 기본적인 논리회로로 구성된 것
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2010.03.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험값을 통해 확인할 수 있었다. 또한, 실험(3)역시 CP입력이 들어왔을 때 출력 Q와 Q′에 변화가 있음을 관찰할 수 있었다. 실험(4)는 D형 플립플럽 회로를 구성한 것으로서 NAND와 NOR등 다른 논리회로와 조합하지 않고 7474 전용칩을 사용하여 구
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2008.05.13
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
MUX 회로는 2레벨 AND-OR 구조이어서 단일 출력을 갖는 sum-of-products 형태의 조합논리회로 설계에 유용하게 사용될 수 있다. Dual MUX를 이용하여 전가산기를 구현하라. - 1. 실험 목적 2. 사용기기 및 부품 3. 실험 내용 4. 연습 문제
  • 페이지 4페이지
  • 가격 700원
  • 등록일 2013.02.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 내용의 이해 1.1 스텝모터의 의미 1.2 스텝모터의 특징 2. 실험내용 및 결과 2.1 1상 여자방식 2.1.1 source 2.1.2 source 분석 2.1.3 출력파형 2.1.4 파형분석 2.2 1-2상 여자방식 2.1.1 source 2.
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2010.03.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 방법 디지털 실험장치 위에 IC 7408과 IC 7486을 이용해서 회로도 (a)의 반가산기를 구성하고 스위치를 변화시켜가며 Sum과 Carry C를 측정 IC 7408과 IC 7486을 이용해서 회로도 (b)의 전가산기를 구성하고 스위치를 변화시켜가며 Sum과 Carry C를 측
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2002.12.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로의 '논리'를 실리콘 웨이퍼상에 집적한 것으로, 인간 으로부터의 정보입력을 필요로 하는 점에서는 아직 인간의 힘이 필요함 인간의 손이 미치지 못하는 미세한 세계로의 진출을 가능케 하는 미소기계로서의 마이 크로머신은 논리회로
  • 페이지 26페이지
  • 가격 3,000원
  • 등록일 2003.10.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험 순서 (1)디지털 실험기판 위에 비동기식 카운트-업 카운터 회로 (a)를 구성하고 CLR을 0→1로 하여 모든 플립플롭들을 해제(clear)시키고 CLK에 클럭 펄스를 하나 씩 트리거시키면서 Q3~Q0의 논리상태를 측정하여 표 1(a)에 기록한다. (2)비동기식
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2014.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
교과목 : 전자회로 실험 REPORT 제목: 실험 5. 추가 논리 게이트 실험 6. 데이터시트 해석 실 험 일: 2013년 10월 07일 . 제 출 일: 2013년 10월 14일 . 조 : . 담당교수: 박찬웅 교수님 . 학 과: 메카트로닉스 공학과 . 학 번: . 성 명: . 5. 추가 논리 게이트
  • 페이지 6페이지
  • 가격 4,200원
  • 등록일 2013.11.21
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top