• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,855건

R1 10 10 R2 15 10 R3 10 10 표 13.2 1000Hz 전압과 전류 실효 전압 (V) 실효 전류(mA) 계 산 값 계 산 값 R1 10 10 R2 15 10 R3 10 10 (5) 참고문헌 : -기초전기전자공학실험, 교학사, 발행년도 : 2006년 9월 25일, 저자 : 양철우, page :171~179page - 동아 대백과 사전 (1)
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2009.05.04
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1. 전자개론 (상학당) 최성재 저 2. 회로망 이론 (대영사) 최진식외 4명 공저 3. 최신 회로망 이론 (한올 출판사) 한경희외 3명 공저 4. 전기전자회로실험 (정훈 출판사) 최성재 1.실험목적 2.관련이론 3.목차 4.실험목적 5.실험순서
  • 페이지 18페이지
  • 가격 2,300원
  • 등록일 2002.11.06
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
4색대 또는 5색대로 되어 있으며 각각의 색상은 아래와 같은 값을 나타냅니다. 4색대 저항을 예로 들어 그림과 같이 색대가 노란색/보라색/빨강색/금색인 경우를 예로 들어 보겠습니다. 1색대 - 노란색 : 42색대 - 보라색 : 73색대 - 빨강색 : 승수
  • 페이지 5페이지
  • 가격 1,300원
  • 등록일 2013.07.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
d 2 Input OR gate (74LS32) 5개 - Quad 2 Input XOR gate (74LS86) 2개 - 4-bit binary adder(74LS83) 1개 - LED 10개 - Toggle switch 15개 - 점퍼선 다수 3. 설계실습 계획서 (1) 전가산기에 대한 진리표를 작성하라. A B Cin S Cout 0 0 0 0 0 0 0 1 1 0 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 1 0 1 1 1 0 0
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
. 하지만 PSPICE에서 R2의 저항값을 R1의 저항값의 2배로 설정하고 simulation을 돌리니 원하는 출력전압값이 나오지 않았다. R1과 R2의 비를 더 크게 설정(4.5배)하니까 회로가 정상적으로 동작 하였다. 따라서 회로에서는 R1 : 10㏀ R2 : 45㏀을 사용하
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
lave의 출력에서 Master의 입력이 피드백 구성은 JK Flip-flop의 특성 전환을 제공한다. JK latch에서 J와 K의 입력이 둘 다 1이 되면 출력이 끝없이 진동한다. JK Master/Slave 플립플롭을 만들어 위의 문제를 해결할 수 있다. JK Master/Slave 플립플롭은 두 단
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
어서 2N3019를 사용하였다. Vc = 0.5V (Run to time = 0.5m) Vc = 15V (Run to time = 0.08m) 주기 : 180us 주파수 : 5.5kHz 주기 : 50us 주파수 : 20kHz Vc 값이 증가함에 따라 주기는 감소하고 주파수 값이 증가함을 알 수 있다. (5) Vco의 중심 주파수가 2 ㎑가 되도록 회로
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
dd/2 일때 VCO의 이득 (주파수 변화 / Vc의 변화)은 얼마인가? 위상 고정 루프에서 Vco 부분 회로도 simulation 출력파형 (Vdd = 2.5V, run to time = 78us) Vco의 이득은 (주파수 변화 / Vc의 변화)이다. Vdd가 5V 일때의 주기는 대략 46us이고, 주파수는 21739.13Hz이다
  • 페이지 5페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
입력 신호, Q1 신호, Q2 신호의 파형을 함께 그리시오. 비동기식 4진 카운터 회로도 비동기식 4진 카운터 simulation 파형 빨간색 파형이 Q1, 파란색 파형이 Q2이다. 74LS73칩은 falling edge에서 값이 변하므로 Q1,Q2값은 00->01->10->11->00 .. 반복함을
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2013.11.30
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
정, 기록하고 그 결과를 3.3(b)의 SPICE결과와 함께 그래프로 그려서 제출하라. 주파수 입력전압 출력전압 DB 주파수 입력전압 출력전압 DB 10 ㎐ 10 mV 20 mV 6 100 ㎑ 8 mV 450 mV 35.0 100 ㎐ 10 mV 50 mV 13.9 300 ㎑ 7 mV 210 mV 29.5 1 ㎑ 12 mV 200 mV 24.4 1 ㎒ 5.5 mV 90 mV 2
  • 페이지 6페이지
  • 가격 1,300원
  • 등록일 2013.07.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top