|
예비 보고서
가산기 및 혼합기
날 짜
11/12
학 과
전자전기공학부
학 번
A515146
이 름
유재욱
실 험 조
1조
실험조원
이효문
1.제목
가산기 및 혼합기
2.목적
연산증폭기를 사 (1)예비보고서
1.제목
2.목적
3.관련이론
4.실험 준비 결과값 예
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2010.03.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 목 적
공통-이미터 증폭기의 입력 저항,전압 이득,그리고 출력 저항을 실험을 통해 구한다.
2.예비지식
≪ 그 림 ≫
(그림 1)
RL : 증폭기의 출력 Vo을 취하기 위한 부하 저항
C1, C3 : 입력 신호 전원과 부하저항을 BJT에 결합 시
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2012.11.04
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
부하 저항 양단에 나타난다.
증폭기의 전압 이득 AV는 입력 신호와 출력 신호를 측정한 후 아래의 식에 측정값을 대입하면 실험적으로 결정할 수 있다.
◆ 전압 이득 AV
☞ AV = Vout / Vin
모의실험
① 드레인 특성
② 소스 공통 증폭기
2번 실험의
|
- 페이지 6페이지
- 가격 1,400원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기의 성능을 좋게 하기 위해서는 우선 증폭기에 인가된 바이어스를 DC분석할 때에 VCEQ와 ICQ값을 구할 수 있게 되고 이 값이 VCE(off)와 IC(sat)의 중앙에 위치하여야만 신호가 들어오지 않은 준비상태에서 동작점이 중앙에 위치할 수 있게 되
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2009.06.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
수 있다.
▶ 입력전류(위) 출력전류(아래)의 시뮬레이션이다. 입력은 약 25uA 의 크기를 가지고 출력은 약 800uA의 크기를 가진다. 약 30의 전류이득이 있는 것을 볼 수 있다. 1. 목적
2. 기초이론
3. 실험방법
4. 예상결론 및 Pspice Simulation
|
- 페이지 3페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 강의 자료에 있는 실험 방법에만 만족하지 않고 더 나아가 다른 실험도 추가적으로 해보는 자세를 갖도록 해야겠다. 전자회로실험 결과보고서
8장. 베이스 접지 증폭기 및
이미터 폴로워 회로
1. 사용 장비 및 부품
2. 실험 방법 및
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
주파수 를 측정해보니 =83.586Hz가 나오고 =1.3914MHz가 나왔다. 이를 통해 대역폭을 계산하면 약 1.3913MHz가 나온다. 전자회로실험 예비보고서
9장. MOSFET 증폭기 회로
1. 실험 목적
2. 이론
3. 사용 장비 및 부품
4. 실험 방법
5. 예비 보고 사항
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
증폭기 실험을 통하여 전압 이득을 계산해보고 동작에 대해서 공부해볼 수 있는 기회였다. 1. 사용 장비 및 부품
2. 실험 방법 및 결과
2.1 게이트-소스 전압에 대한 드레인 전류의 변화
2.2 이미터 폴로워
2.3 소스 접지 증폭기
3. 결론
|
- 페이지 8페이지
- 가격 2,000원
- 등록일 2015.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전기전자공학 > 반도체 > 트랜지스터 > FET]
http://www.ktword.co.kr/word/abbr_view.php?m_temp1=4235&id=1341&nav=2&m_search=FET%EB%B0%94%EC%9D%B4%EC%96%B4%EC%8A%A4
[Fundamentals of Microelectronics]
B.Razavi 저 | John Wiley 2nd Edition
[전자회로실험]
이현규, 김영석 저 | 충북대학
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험과정 Pspice로 구현
제목 : 실험 24. 중첩의 정리
1. 실험 목적
(1) 중첩의 정리를 실험적으로 입증한다.
2. 관련이론
“전기, 전자 회로에서 여러 개의 전원을 포함할 때 회로 내의 임의의 한 점을 흐르는 전류(혹은 두 점 사이의 전위차)는 모
|
- 페이지 11페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|