|
T 게이트 바로 뒤에 AND 게이트가 이어지는 것 같이 동작합니다. 두 개의 입력 모두가 \"참\"인 경우에만 출력이 \"거짓\"이 되고, 그렇지 않은 경우는 모두 \"참\"입니다.
< 그림 13-5 NAND 회로 >
▶NOR게이트
NOR회로는 OR회로에 NOT회로를 접속한
|
- 페이지 4페이지
- 가격 800원
- 등록일 2010.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
게이트가 들어있는 IC의 이름은 무엇인가?
[답] AND GATE : 7408 , OR GATE : 7432
2. IC 7404에는 어떤 게이트가 몇 개 들어 있는가?
[답] NOT GATE 6개 (1-2, 3-4, 5-6, 8-9, 10-11, 12-13)
3. 인버터의 기능을 하는 게이트가 내장된 IC의 이름은 무엇인가?
[답] IC 7404
실험
|
- 페이지 6페이지
- 가격 500원
- 등록일 2004.10.05
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
Digits) :
0,1,..9,a,b,...,f (16개)
여기서 0과 1등의 숫자들은 숫자 그자체의 의미로 받아들이시면 안되고, 하나의 기호로써 받아들이셔야 합니다. 1. 디지털과 아날로그란 무엇인가 ?
2. A/D 변환
3. 디지털 논리 게이트란 ?
|
- 페이지 25페이지
- 가격 3,000원
- 등록일 2020.10.20
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
폭기
공통 게이트 증폭기는 공통 베이스 증폭기(BJT)와 유사
낮은 입력저항 Rin(source) = 1/gm
전압이득은 공통소스증폭기와 동일(Av = gmRd)
FET(Fileld-Effect Transistor)이 고입력 임피던스를 갖는 이유
간단히 말씀 드리면 FET의 물리적 구조 때문입니
|
- 페이지 5페이지
- 가격 1,200원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
○ NOR 게이트 (SN7402)
A
B
Y(V)
0
0
3.65
1
0
1
0.15
0
1
0
0.14
0
1
1
0.16
0
○ NAND 게이트 (SN7400)
A
B
Y(V)
0
0
3.68
1
0
1
3.68
1
1
0
3.68
1
1
1
0.14
0
○ XOR 게이트 (SN7486)
A
B
Y(V)
0
0
8.4(mV)
0
0
1
4.94
1
1
0
4.95
1
1
1
11.2(mV)
0
●비교 및 고찰
이번 실험은 논리 게이트의 특성을 알
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2007.08.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
사용된다면은 온도,압력스위치 2개가 동시에 ON이 되어 LOW(0)입력을 A,B입력에 넣어주어야만 경보 LED의 불은 들어오게 된다. 경보회로에서는 둘중에 하나라도 높다면 경고 표시를 해줘야 하므로 이회로에서는 OR게이트를 사용해서는 안된다.
3.
|
- 페이지 13페이지
- 가격 1,500원
- 등록일 2015.03.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
1. 실습목적
여러종류의 게이트의 기능을 측정하여 실험적으로 이해한다.
2. 설계실습 계획서
8-3-1 XNOR게이트 설계 및 특성 분석
(A) AND, OR, NOT 게이트를 사용하여 NAND, NOR, XOR 게이트의 기능을 갖는 회로도를 그리고, XNOR (Exclusive NOR)의 진
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2015.07.14
- 파일종류 압축파일
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
바로 뒤에 OR 게이트가 이어지는 것 같이 동작합니다. 두 개의 입력이 모두 \"거짓\"인 경우에만 출력이 \"참\"이 되고, 그렇지 않은 경우는 모두 \"거짓\"입니다.
◆ 입력에 “1”이 존재하면 출력은“0”, 모든 입력이 “0”일 때만 출력이 “1”
|
- 페이지 5페이지
- 가격 500원
- 등록일 2007.09.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
·실험주제 : 기본 논리게이트 7개를 VHDL로 구현한다.
·실험소스
LIBRARY ieee;
use ieee.std_logic_1164.all;
ENTITY week2 is
PORT ( in_a,in_b:in std_logic;
out_y: out std_logic);
end week2;
ARCHITECTURE week2_arch of week2 is
begin
out_y<=in_a and in_b;
end week2_arch
·실습과정
1. 라이센
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2011.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
기호 또한 NAND 게이트와 마찬가지로 OR 게이트의 표시 기호에 NOT 게이트에서 따온 작은 동그라미를 붙여서 사용한다. NOR 게이트의 심볼은 그림 3 과 같고 진리표는 그림 3 과 같다. NOR 게이트의 입력은 NAND 게이트와 반대로 모두 0 일 때만 1 을
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2004.10.05
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|