|
되는 식으로 회로가 작동했다. 실험시간 내내 그 원인을 찾으려고 노력했지만 결국 원인을 찾을 수 없었다. 다음 실험 전까지
그 이유를 알아보고, 다음 실험에서는 제대로된 회로로 실험에 임해야겠다. 1. 실험 내용 및 절차
2. 결론
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2013.04.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리와 드모르간 정리, 간소화
∎ 실험목적
∎ 실험부품 및 사용기기
∎ 이론요약
∎ 실험순서
7. 대수논리와 드모르간 정리, 간소화
∎ 실험목적
∎ 실험부품 및 사용기기
∎ 이론요약
∎ 실험순서
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2010.08.24
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 과정 및 결과를 통해 부울대수(Boolean Algebra)와 드모르간의 법칙(De Morgan’s laws) 이론을 살펴 볼 수 있었는데, 디지털 회로의 설계와 해석을 용이한 부울대수를 사용하면, 변수 사이의 진리표 관계를 대수형식으로 표시와 논리도의 입출력
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자공학, 북스힐, 2008
한국과학재단, 초전도 기술개발 추진 정책연구, 1995
Giorgio Rizzoni 외 3 명, 전기전자공학개론 : 회로해석 및 반도체소자 1, 한국맥그로힐, 2002
Thomas L. Floyd, David M. Buchla 저, 송홍복 외 2명 역, 기초 전기전자공학, 청문각, 2011&
|
- 페이지 11페이지
- 가격 6,500원
- 등록일 2013.07.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결과물의
크기를 키울 수 있으나, 발진과 같은 추가적인 문제점도 해결해야 한다.
전원없이 쉽게 구성이 가능하지만,
손실로 인해 출력이 작아서 큰 LO 전력 또는 buffer amp등이 필요해진다
5. 실험내용(회로구성 및 실험결과)
1) Design : Curver Trac
|
- 페이지 23페이지
- 가격 3,000원
- 등록일 2010.04.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전자보다는 후자에 원인이 있을 확률이 높을 것 같다.
3. 저항기
일반적으로 저항기에 표시된 오차를 나타내는 부분에는 금색이 표시되어있었다. 즉 5% 정도의 오차가 있을 수 있음을 보여준다. 5% 정도의 오차를 허용한다면 각저항의 허용범위
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2015.01.27
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
따라 조금씩 부식이 일어날 수도 있기 때문에 내가 사용했던 브래드 보드 역시 이론에 가까운 완벽한 상태가 아니었을 가능성이 크기 때문에, 오차가 발생했을 가능성 또한 크다고 생각한다. 1. 회로도
2. 이론값
3. 실험결과
4. 결과분석
|
- 페이지 14페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2~3 에서의 관측결과에 나타난 입출력간의 위상차를 측정한다.
6. 참고자료
기초 전자실험 / 홍순관 / 홍릉과학출판사 / pp 63~89
과학도를 위한 전자공학 / James J. Brothy / 사이텍미디어 / pp 50~51, 61
http://blog.naver.com/ecima?Redirect=Log&logNo=80014620883
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2010.03.14
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
결과 및 분석
1) 실험34 : 4단자 회로망
1) 전류치
실험 회로도
시뮬레이션 결과
분석 : 우선 I1이 0.5mA다 될 때의 V1의 값을 찾기 위하여 DC sweep을 통하여 0-5V까지 범위를 가해주어 측정을 하였다. 그래프에서 확인한 값은 2.51V였다.
실험회로도
시
|
- 페이지 11페이지
- 가격 3,300원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
때의 차이를 구별하면서 기능표를 확인할 수 있었다. 1. 목적
2. 이론
가. 반가산기(Half Adder)
나. 전가산기(Full Adder)
다. 산술논리 연산장치(Arithmetic and Logic Unit, ALU)
라. 7-세그먼트 디코더 (7-Segment Decoder)
3. 예비보고
|
- 페이지 7페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|