• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,186건

 진실험설계의 기본논리와 장·단점을 설명하시오. 1.진실험설계의 기본논리 1)실험적 방법의 의의 2)진실험설계의 의의 3)고전적 실험설계 4)솔로몬4집단설계 (1)의의 (2)장점 (3)단점 5)사후측정만을 위한 통제집단설계 (1)의의 (
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2009.03.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
깨끗해졌다는 주장에 대하여 불경기로 공장이 폐업하였거나, 그 해의 풍부한 강수량으로 인하여 수질이 좋아졌다는 등의 경쟁가설이 존재 1.전실험적 방법의 약점 2.대표적 준실험설계와 그 논리 3.준실험의 약점 4.준실험의 약점 보완
  • 페이지 27페이지
  • 가격 2,000원
  • 등록일 2015.05.23
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험이 훨씬 유리하다. 참고자료 김명수, 공공정책평가론, 박영사, 2003 노화준. 정정길. 김지원, 정책평가론, 한국방송통신대학교출판부, 2000. 이종수. 윤영진, 새 행정학, 2007 1. 준실험설계의 기본논리 2. 준실험설계의 장점 : 진실험에
  • 페이지 3페이지
  • 가격 2,000원
  • 등록일 2009.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
설계(factorial design) 1) 2요인 설계 2) Solomon 4집단 설계 3. 준실험설계(quasi-experimental design) 4. 진실험의 기본논리와 장점 5. 진실험의 약점과 그 보완책 1) 평가의 타당성 2) 내적 타당성상의 약점과 보완책 3) 외적 타당도를 약점 4) 상호작
  • 페이지 6페이지
  • 가격 3,400원
  • 등록일 2010.03.22
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
에어백 설계회로 Report 과목 회로실험 1조 제출일 2011년12월7일 담당교수 목차 접근방법 ……………… 1~3 설계실행 1. 서로 다른 두 실근일 경우 ……………… 4~6 2. 실 이중근일 경우 ……………… 7~9 3. 공액 복소근일 경우 ……………… 10~13
  • 페이지 16페이지
  • 가격 2,000원
  • 등록일 2011.12.08
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 처음 접한 2학기 역시 지식과 응용이 부족했지만 1학기에 멀티심, 로직웍스를 교수님들을 통해 접해본 것처럼 이번에는 조교들을 통해 pspice를 응용함으로서 직접 amp를 설계해보고 시뮬레이션도 할 수 있었다, mic mixer amp를 구현하는데
  • 페이지 9페이지
  • 가격 1,400원
  • 등록일 2017.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
순서 논리 회로 플립플롭( flip-flop) 실험보고서 1. 실험목적 순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다. 2. 이론 디지털 회로는 조합(combinational) 논리회로
  • 페이지 2페이지
  • 가격 1,200원
  • 등록일 2009.09.24
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
순서 논리 회로 플립플롭( flip-flop) 실험보고서 1. 실험목적 순서논리회로의 기반이 되는 플립플롭을 RS, D, T, JK, 플립플롭 등을 대상으로 하여 동작 원리를 살펴보고, 전반적인 이해를 한다. 2. 이론 디지털 회로는 조합(combinational) 논리회로
  • 페이지 2페이지
  • 가격 1,000원
  • 등록일 2009.08.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, 이에 상응하는 논리적의 논리화 형태(AND-OR)의 논리회로를 74LS04, 74LS08, 74LS32로 그림 4-7에 그려 넣는다. (4)실험 4 그림 4-7의 논리회로를 구성하고, 표 4-6의 입력을 가한 때의 출력을 측정하여 해당란에 기입한다. 단, 회로를 구성할 때 A, B, C의
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2011.05.20
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로의 설계는 분석과 달리 현재상태와 다음상태를 이미 알고 있기 때문에 현재상태에서 원하는 다음상태로의 변화를 일으키는 어떤 입력 조건을 알 필요가 생기는 것이다. 이와 같이 현재상태에서 다음상태로의 변화를 일으키는 입력
  • 페이지 163페이지
  • 가격 3,000원
  • 등록일 2008.03.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top