|
논리회로및컴퓨터구조실험, 홍진
전희종 외(2007) 디지털시스템, 문운당
진경시 외(2000) 디지털 공학, 기전연구사
e비즈니스시대의 경영정보시스템, 방송통신대학교, 2005
Philip Miller, 마스터링 TCP/IP 응용편, 성인당, 2005
네이버 지식백과, IT용어
|
- 페이지 5페이지
- 가격 4,500원
- 등록일 2016.04.01
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험설계로서는 이 영향을 파악하지 못하므로 이 영향이 처리효과의 추정치 속에 그대로 포함된다.
Ⅲ. 결 론
지금까지 준실험의 기본논리와 약점에 대하여 자세히 알아보았다.
준실험은 내적 타당성에 관련한 치명적인 약점들을 가지고 있
|
- 페이지 6페이지
- 가격 3,300원
- 등록일 2011.03.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
정책 평가론 | 예하미디어 목차
1) 준실험의 기본논리
a. 진실험적 방법
b. 준실험적 방법
c. 비동질적 통제집단설계
d. 비동질적 통제집단설계
e. 준실험설계
2) 준실험의 장·단점
a. 준실험설계의 장점
b. 준실험에서의 약점
|
- 페이지 4페이지
- 가격 3,700원
- 등록일 2008.03.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
진실험설계
1-1. 기본논리
1-2. 진실험설계의 구성요소
1-3. 전형적인 진실험설계
2. 진실험설계의 장점
3. 진실험설계의 단점
3-1. 내적 타당성의 문제
3-2. 외적 타당성의 문제
3-3. 실행가능성(Feasibility)의 문제
결론
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2009.04.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도도 함께 설계 한다. (패턴 인식기의 출력값을 Display 하는 회로를 조별로 자유롭게 설계하시오)
(1) 설계하고자 하는 패턴 인식 동기 순서 논리회로를 위한 state/oupput table을 작성하시오.
(2) 설계하고자 하는 패턴인식 동기순서 논리회로
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2010.03.30
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리연산과 논리게이트 3.2 부울대수 3.3 부울함수의 정규형 및 표준형 제4장 부울함수의 간소화 및 구현 4.1 개요 4.2 카노우 도표 방법 4.3 NAND 게이트와 NOR 게이트를 이용한 구현방법 제5장 조합논리회로 5.1 개요 5.2 조합논리회로의 분석과 설계
|
- 페이지 28페이지
- 가격 5,500원
- 등록일 2009.03.27
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에 대한 진리표를 작성하고, 출력 Y에 대한 부울식을 구하라. 이 회로를 실현하여 얻어진 진리표를 검토하여 무슨 기능을 하는 논리회로인지를 판단하여라.
- XOR 게이트와 같은 역할을 한다.
- 입력이 서로 다를 때, 출력이 1이 되는 논리
|
- 페이지 6페이지
- 가격 4,200원
- 등록일 2012.12.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에 지정된 가지전류를 공급하기 위한 전압을 계산하고, 설계된 저항기를 사용하여 병렬회로를 구성하고 지정된 It가 공급될도록 Vps를 공급한 후 I1, I2, I3, It 및 Vps를 측정하라.
실험 3)
(1) 실험결과
R1, R2 측정값
실험횟수
1
2
3
R3 설정값 (Ω
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.01.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 게이트(Logic Gate)
3. 조합논리회로
1) 특징
2) 반가산기(Half-Adder,HA)
3) 전가산기(Full-Adder,FA)
4) 디코더(Decoder)
5) 멀티플렉서(Multiplexer,MUX)
6) 디멀티플렉서(Demultiplexer)
4. 순서 논리회로
1) 플리플롭(Flip-Flop)
2) RS 플리플롭
3) JK 플리플
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 여러 곳에 클록 신호를 보내는 용도에 사용
⑵ 순서 논리회로플리플롭과 게이트들로 구성되고, 회로 내부에 기억 소자를 가지고 있어서 입력값과 기억소자의 상태에 따라 출력값이 결정되는 논리회로 1) 플리플롭(Flip-Flop) 1비트의 정보
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|