|
부족하다보니 이론공부를 많이 해야 겠습니다. 제목
목적
관련 학습
실험 실습의 구체적 절차
1. 반가산기
2. 전가산기
3. 2비트 병렬 가산기
4. 4비트 병렬 가산기
결 과(웨이브 폼)
문제점 및 해결 방안
결론 및 고찰
|
- 페이지 9페이지
- 가격 1,800원
- 등록일 2012.04.30
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
T만을 사용하여 디지털 논리기능과 메모리 기능을 실현할 수도 있습니다. 이런 이유로 현재 대부분의 초대규모집적회로(VLSI)는 MOSFET으로 만들어집니다. 또한 MOSFET은 아날로그 집적회로설계에도 많이 이용되고 있습니다.
JFET와 MOSFET의 차이점
|
- 페이지 5페이지
- 가격 1,200원
- 등록일 2008.12.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로로 구현시에는 그렇지 않다. 트랜지스터의 동작속도가 정확하게 0이 되지 않기 때문인데 보통 전달지연은 수 ns(nano second)에서 수십 ns가 걸리게 되고 천이시간도 수 ns가 걸리게 되는 것을 실험을 통해 알아보고, 이론과 실제 실험을 통해
|
- 페이지 6페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리기호를 그리시오. 부울 변수처럼 핀 번호를 사용하여 회로에 대한 부울대수 식을 쓰시오.
3. 표 3-2-2의 데이터를 살펴보면 연결 안된 입력이 논리 1 또는 논리 0 중에서 어떤 값으로 고려되는가 (정논리) ?
4. 실험 3에서 각 단의 전압과 전류
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 2(d)에 대한 순환형 시프트 레지스터의 파형.
표 10-7E 쿼너리 링카운터(43210)
Count
Pulse
LED1
LED2
LED3
LED4
LED5
0
L
D
D
D
D
1
2
3
4
5
6
7
Clock
Q1
Q2
Q3
Q4
Q5
그림 10-6 실험 3의 쿼너리 카운터에 대한 파형.
표 10-8 트위스트된 링카운터
Count
Pulse
LED1
LED2
LED3
LE
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 절차
이번 실험에 사용되는 모든 IC에 대하여 14번 핀에 Vcc = +5V, 7번 핀에 Vcc = 0V를 인가한다.
그리고 각 회로를 구성하고, 그 회로에 표시된 각 점에서의 논리를 측정하여 표에 기입하라.
1. Exclusive-OR 생성기
그림 4-1. Exclusive-OR 생성기
표 4-
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 1(a)에 대한 파형
Clock
Q1
QN1
Q2
QN2
QN1QN2
Q1QN2
QN1Q2
그림 12-5. 실험 1(b)에 대한 파형
표 12-1 모드-3 카운터의 디코딩 Count
Count State
Basic NAND Inputs
Necessary
Inputs
0
QN1QN2
1
Q1QN2
2
QN1Q2
표 12-2. 10진 카운터와 디코더 출력
Pulse
Input
LED1
LED2
LED3
LED4
LED5
LED6
L
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로구성은 인터넷을 참조하였다. 그리고 별 어려움 없이 작품을 구현하였고 제대로 작동하였으나 카운터가 너무 느린 것 같아서 저항의 위치를 바꿔주었다. 그리하여 더 빠른 변화속도를 낼 수 있게 하였다. 더욱 빠른 변환을 원한다면 위의
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2009.05.25
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계회로도 및 시뮬레이션 결과
DC sweep 회로도
시뮬레이션 결과
분석 : 디자인 프로젝트의 회로를 다음과 같이 설계하였다. 원하는 조건을 만족하는 소자값을 설정하여 맞춰나가면서 시뮬레이션을 돌려본 결과 출력값이 대략 5가 나온다는 것
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2013.07.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에서는 Clear 단자를 이용해서 회로가 9까지 카운팅되고 10이 카운팅 될 때 Clear 시켜 다시 0부터 카운팅 되게 설계하였다. 다음은 10진 동기식 Up 카운터를 만드는 실험으로 동기식 카운터는 앞서 만들어본 리플 카운터와 다르게 모든 플립플
|
- 페이지 5페이지
- 가격 3,300원
- 등록일 2012.03.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|