|
논리와 설계, 유황빈 (정익사) 140-147page
디지털 工學實驗, 구성모 외 5인 공저 (복두출판사) 11-45page 논리작용의 기초
1. 목적
2. 참고 사항
3. 참고 자료
부울 대수와 논리시의 간략화
1. 목적
2. 참고 사항
3. 참고 자료
|
- 페이지 7페이지
- 가격 1,200원
- 등록일 2004.09.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험적으로 알아보았다. 이 둘이 상호보완적으로 필요하다는 것과 두 소자의 크기또한 공통에미터회로를 설계할때에 고려해 주어야 할 것이라고 판단했다.
마지막으로 에미터 공통 증폭기 임피던스. 전력 및 위상관계 실험에서는 위상을 확
|
- 페이지 12페이지
- 가격 3,300원
- 등록일 2013.07.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험이었다. Vpulse에 준 값은 다음과 같다. 시뮬레이션 결과를 통해 입력된 신호가 반전되어 출력으로 나오는 inverter의 기능을 확인할 수 있었다.
5) 설계 프로젝트
(1) 회로도
(2) 시뮬레이션 결과
(3) 분석
이번 실험의 결과는 Transient 실험과 비
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.09.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험, GS인터비전, 2010
김춘수, 이론치와 실험치를 빠르게 비교할 수 있는 RLC회로 실험개발, 한국교원대학교, 2006
정한빛 외 2명, 직렬 스피커 연결을 이용한 비상 대피 유도 시스템의 설계, 대한전자공학회, 2011
주현웅, 디바이스간 고속 직렬
|
- 페이지 11페이지
- 가격 6,500원
- 등록일 2013.07.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전가산기
Reference
1. 디지털논리시스템(동명사)-정의봉 저.
2. 디지털공학실험(복두출판사)-김상욱외 7명
3. Didital Logic Application And Design, Yarbrough 실험9. PLD를 이용한 회로구성
관련이론
○ PLD란?
○ PLA
○ PAL
실험계획
Reference
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2011.05.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
시켜도 무방함). 그리고 출력 , , , 가 모두 논리 0이 되는지 확인하여라.
2) 로직 펄서(싱글 펄서) 2를 인가하여 표 17-4을 완성하여라.
그림 17-4 존슨 카운터 실험회로
표 17-4 존슨 카운터 출력상태
CP인가 수
Q4
Q3
Q2
Q1
CLR
0
0
0
0
1
0
0
0
1
2
0
0
1
1
3
0
1
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2007.01.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 및 실험(Ⅱ), 상학당, 이영훈, 이일근 공저.
- 전자통신전공실험, 상학당, 김인태 저.
- Electronic Fumdamentals & Applications, Englewood Cliffs, Ryder John D 저.
1. 2SC1815 TR
2. HD74HC00P Ⅰ.명제
Ⅱ.관련 이론
1.Multivibrator
2.Astable Multivibrator
Ⅲ.설계 과
|
- 페이지 20페이지
- 가격 3,300원
- 등록일 2012.03.31
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험에서 이상했던 점은 함수발생기의 입력신호를 오실로스코프로 직접 측정할 때는 입력한 값과 출력되는 값이 같았는데 회로를 구성하고나서 입력신호를 측정할 때는 전압 강하가 되는 것을 발견했다.
입력이 작거나 또는 측정장비를 통
|
- 페이지 4페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험의 경우 시뮬레이션 결과에서 도출할 수 있는 AV값이 1 이하가 나왔다. 이는, 증폭기의 설계 의도에 맞지 않는 결과이다. (출력 전압이 입력 전압에 비해 오히려 적으므로) 대체한 MOSFET의 문제인지, 회로 설계의 문제인지 등의 원인 발견을
|
- 페이지 6페이지
- 가격 1,400원
- 등록일 2011.10.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 설계한다. 인가전압은 35V이고, 전원에 의해 공급되 는 전류는 5mA이다. 실험 준비물에 나열된 저항기만을 사용한다. 전류에 대한 허용오차 는 +-1%이고, 공급전압은 변할 수 없다. 완전한 회로도를 그리고, 모든 설계과정과 사 용된 수식
|
- 페이지 4페이지
- 가격 1,300원
- 등록일 2014.06.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|