• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 8,970건

전기전자회로실험 - 실험6. 논리조합회로의 설계 - 1.개요 ◎ 논리게이트 조합으로 복잡한 논리적 함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법을 익히고 don’t care 조건을 다루는 예를 실습한다. ◎ 조
  • 페이지 35페이지
  • 가격 3,000원
  • 등록일 2012.11.01
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로로 구성하여 실험하였는데, 이는 더 확장하여 n 진 카운터의 설계를 할 수 있게끔 된다는 사실을 알 수 있다. n 진 카운터는 n 번째 수가 왔을때, 어디에 1이 오느냐에 따라서 NAND gate를 사용해서 CLR를 시켜주면 된다. 논리회로실험 결과보고
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.01.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
pin 1 V pin 2 Input Voltage Output Voltage 0 2.5 +5 표 3-4-2 (74HC04) V pin 1 V pin 2 Input Voltage Output Voltage 0 2.5 +5 실험 3. CMOS 와 TTL NAND/NOR 게이트 정의와 동작 1. 목적 2. 기본 이론 3. 실험 기기 및 부품 4. 실험 과정 5. 실험 고찰 6. 필요한 결과
  • 페이지 10페이지
  • 가격 1,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 및 시스템 실험”, 청문각 [5] 이행우, “디지털회로설계 실습”, 과학기술 [6] 박용수, “디지털 논리 설계”, 북두출판사 [7] 김정태 “디지털 이론 및 실험”, 차송 실험 1. 논리 게이트 1 1. 실험 목적 1 2. 기초 이론 1 3. 예비 보고
  • 페이지 78페이지
  • 가격 12,600원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 및 시스템 실험”, 청문각 [5] 이행우, “디지털회로설계 실습”, 과학기술 [6] 박용수, “디지털 논리 설계”, 북두출판사 [7] 김정태 “디지털 이론 및 실험”, 차송 실험  1. 논리 게이트 1  1. 실험 목적 …………………………… 1
  • 페이지 79페이지
  • 가격 12,600원
  • 등록일 2012.11.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
딜레이를 더 길게 주고 싶으면 인버터*2를 쓴다. 게이트의 전달 딜레이는 특수로직 집합에 고정되있고, 실험2 논리 프로브 구성 실험목표 사용 부품 이론요약 실험결과 데이터 및 관찰 내용 결과 및 결론 평가 및 복습문제
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2012.05.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
드 모르간의 법칙 1. 실험 목적 ▣ 드 모르간 법칙을 소자를 이용하여 실험적으로 증명한다. ▣ 드 모르간 법칙을 이용하여 부울대수 변환 및 논리회로를 간소화하는 능력을 익힌다. ▣ 논리소자의 동작을 이해한다. 1. 실험 목적 2.
  • 페이지 5페이지
  • 가격 1,000원
  • 등록일 2015.03.13
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로및컴퓨터구조실험, 홍진 전희종 외(2007) 디지털시스템, 문운당 진경시 외(2000) 디지털 공학, 기전연구사 e비즈니스시대의 경영정보시스템, 방송통신대학교, 2005 Philip Miller, 마스터링 TCP/IP 응용편, 성인당, 2005 네이버 지식백과, IT용어
  • 페이지 9페이지
  • 가격 3,500원
  • 등록일 2015.04.09
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리프로그래밍 방식에 의한 게이트레벨 논리회로 합성에 관한 연구, 서울대학교 김희석(2000), 이근만 저논리회로 실험(TTL 게이트와 PLD를 이용한), 에드텍 김상진(1990), 디지탈 IC의 활용(게이트에서 마이컴까지), 집문당 문경주(2010), 분산전원
  • 페이지 7페이지
  • 가격 6,500원
  • 등록일 2013.07.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
게이트 회로 결선하라. 그림1-6 OR 게이트 회로 결선 (3) NOT 게이트 - 그림1-7과 같은 NOT 게이트 회로 결선하라. 그림1-7 NOT 게이트 회로 결선 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2007.01.10
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top