|
멀티플렉서
― 진 리 표 ―
입 력
선택 단자
출 력
S1
S0
X
D0
0
0
D0
D1
0
1
D1
D2
1
0
D2
D3
1
1
D3
― 회 로 도 ―
디멀티플렉서(Demultiplexer)
디멀티플렉서(Demultiplexer, DEMUX)는 멀티플렉서의 반대 동작을 하는 것으로서 여러 개의 출력단자 중 하나를 선택하
|
- 페이지 4페이지
- 가격 500원
- 등록일 2010.04.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
특징
(2) 변수가 2개인 경우
(3) 변수가 3개인 경우
2. 기본 논리 게이트(Logic Gate)
3. 조합논리회로
1) 특징
2) 반가산기(Half-Adder,HA)
3) 전가산기(Full-Adder,FA)
4) 디코더(Decoder)
5) 멀티플렉서(Multiplexer,MUX)
6) 디멀티플렉서(Demultiplexer)
4. 순
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
멀티플렉서의 크기가 입력선의 개수로 정해지는 2n × 1장치
5) 디멀티플렉서(Demultiplexer) 한 개의 입력을 받아들여서 n개의 선택선에 의해 조절되는 2n개의 출력을 생성하는 회로 여러 곳에 클록 신호를 보내는 용도에 사용
⑵ 순서 논리회로플
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로이다. 그림 5-11은 1-to-4 디멀티플렉서 회로이다.
3. 예비보고
가. 이 장의 실험 목적에 대해서 스스로 생각해 보고 기술하라.
- 인코더와 디코더의 기능과 구성방법을 이론으로 이해한 후, 실험을 통해서 직접 확인해보고
익힌다. 또, 멀티
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
디코더
6) 인코더
7) 멀티플렉서
8) 디 멀티플렉서
(2) 순서(순차) 논리회로
1) 순서논리회로의 정의 및 특징
2) 플립플롭
가. RS 플립플롭
나. D 플립플롭
다. T 플립플롭
라. J-K 플
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2009.08.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|