• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 5,664건

플립플롭이란? 출력이 “0” 또는 “1”의 두개의 안정된 상태를 가지는 쌍 안정 멀티 바이브레이터(M/V)라고도 한다. 두 개의 출력은 반드시 보수관계에 있어야 한다. 순서논리회로의 기본이 되며 정보를 기억할 수 있다. 기억장치, 계수기,
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2014.06.05
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 제작(향상된성능) CMOS공정에 바이폴라 트랜지스터를 추가 한 것이 BiCMOS 공정이다.(CMOS+바이폴라/바이폴라+CMOS) 바이폴라 트랜지스터를 사용하므로 논리회로의 전류구동을 크게 향상 → 부하가 큰 회로의 신호 전파 지연시간 단축효과 NPN
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
범위  - 출력 전압 값에 영향을 미치는 요소  - 정상적인 동작을 하는 전압 범위와 전류 Ⅲ. 실험 회로도의 측정 결과  - 클럭의 에지 구성  - 0V와 floating의 차이  - 출력에 LED를 연결할 때 출력에 미치는 영향 Ⅳ. 고찰 및 후기
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2012.12.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로를 표에서 구할수 있다. 출력 캐리 C5=1을 갖는 Binary Sum에 대해서는 보정이 필요하다. 보정이 필요한 1010에서 1111까지의 다른 6개의 조합은 S4위치에 1을 갖는다. 그 수들을 2진수 1000과 1001을 구분하기 위하여 역시 S4위치에 1을 갖고, 또
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2005.12.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
ULL): TTL/CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할때 사용. DC OFFSET(PULL): 출력신호에 양 또는 음의 DC 성분을 첨가할 수 있다. OUTPUT: 주 출력이 출력 임피던스 50Ω으로 출력되는 BNC 단. AMPLITUDE: 출력신호의 레벨을 0에서
  • 페이지 2페이지
  • 가격 500원
  • 등록일 2011.06.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
(cf) OR게이트 : ①NPN 대신 PNP를 연결 ②스위치를 병렬연결 - 컴퓨터 프로그래밍에 응용(&연산자 사용) 3)기호 ‘A and B\' = ‘A ∧ B\'(수리 논리학) = ‘A·B\'(불대수)= AB(집합론) 4)연산 법칙 - 항등원 : A·1=A=1·A, A+0=A=0+A - 교환법칙 : A·B=B·A, A+B=B+A, AB
  • 페이지 4페이지
  • 가격 3,700원
  • 등록일 2022.08.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
? 우선 4비트 동기식 카운터는 4개의 비트를 이용해 0000부터 1111까지 차례로 올라가거나 내려가거나를 반복하는 동작을 한다. 동기식이므로 클락 펄스를 가해져서 에지 트리거 일 때 상태가 변하도록 하였고 10진수로 표현했을 때 0부터 15까지
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2021.01.07
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
가. 동기식 카운터(Synchronous Counter) 1) T 플립플롭을 이용한 동기식 카운터 동기식 카운터는 모든 플립플롭의 클럭 입력에 공통의 클럭 신호가 연결되기 때문에 의 지연 후에 플립플롭의 모든 출력이 동시에 변한다. 따라서 시간 지연이 매우
  • 페이지 7페이지
  • 가격 1,500원
  • 등록일 2021.01.07
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로이다. 한 신호가 이 회로를 다른 안정된 상태로 변화시킬 때까지 이 회로는 안정된 상태를 유지하게 되고, 신호가 소거된 후에는 다른 안정된 상태로 남게 된다. 마찬가지 방법에서, 두 번째 신호는 이 회로를 다른 안정된 상태에서 원래
  • 페이지 26페이지
  • 가격 3,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 네 개의 FF으로 된 레지스터로 되어 있다. 초기에 2진수 N (0000 ≤ N ≤ 1001)이 FF에 저장되어 있다. 회로의 단일 펄스 입력이 인가된 후 레지스터는 N+1001로 되어야 한다. 바꾸어 말하면 순차회로는 4비트 레지스터의 내용에 5를 더하는 기
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top