|
많이 흐르면 led가 나가 버리고 너무 적게 흐르면 밝기가 약해지거나 작동이 되지 않기 때문에 적절한 저항을 사용하는 것이 중요하다.
회로가 의외로 복잡하여 작동원리대로 숫자를 출력하는 것이 쉽지만은 않았다. 8421-> 1000, 100, 10, 1임을
|
- 페이지 2페이지
- 가격 800원
- 등록일 2009.06.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로들은 비선형 발진기 또는 함수 발생기(Function generator)라 불리며 주파수 선택 회로망을 사용하지 않고 주로 쌍안정(bistable), 비안정(astable), 단안정(monostable) multi vibrator 회로를 사용한다. 각 multi vibrator는 op amp와 comparator 또는 digital logic gate
|
- 페이지 4페이지
- 가격 800원
- 등록일 2003.10.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리적이고 과학적인 지적인 측면을 지나치게 강조하여 정의적인 측면을 간과하고 있다.
셋째 피아제의 인지발달 이론이 인간의 전 인지영역을 포괄하고 있지 않다는 사실이다. 다시 말하면, 수학적. 과학적. 사고의 발달에 관해서는 상당히
|
- 페이지 18페이지
- 가격 4,500원
- 등록일 2019.03.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 결선하라.
그림1-6 OR 게이트 회로 결선
(3) NOT 게이트
- 그림1-7과 같은 NOT 게이트 회로 결선하라.
그림1-7 NOT 게이트 회로 결선
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2007.01.10
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.125 ~ p.136
③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.288 ~ p.293
④ http://blog.naver.com/jinaur?Redirect=Log&logNo=150009035765 1. 목적
2. 이론
3. 사용기기 및 부품정보
4. 실험과정 및
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로의 간략화
D1
D2
C2
Y2
Y1
AND, OR, XOR, PASS가 가능한 연산회로
C1
● 모의 실험
De Morgan 제 1정리
회로 구성
결과 화면
De Morgan 제 2정리
회로 구성
결과 화면
■ 후 기
4장을 공부하면서 드모르간의 정리와 부울 대수의 법칙 그리고 카르노 맵에
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.12.31
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험은 결과를 미리 알고 있었기 때문에 빨리 끝낼 수 있었던 실험이었다. IC패키지가 어떤 게이트를 가지고 있고, Slide switch와 LED 회로연결을 이해만 했다면 쉽게 알아낼 수 있었던 결과였다. 1. 실험 목적
2. 자료 조사
3. 실험
1) 조건
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.08.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 NOT gate의 출력단자를 AND gate로 묶어 줌으로써 open-collector가 아닌 회로를 구성하게 되었다. 따라서 NOT gate와 AND gate에 의한 논리 값이 출력되게 되었다.
◈실험 종합
논리회로 실험을 위한 기본BASIC GATE에 대한 특성을 연구해 봤다. 각 GATE
|
- 페이지 12페이지
- 가격 5,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리(wired Logic)회로이다. 입력변화에 EK른 출력 X와 Y의 값을 측정하라.
그림3-11 개방 컬렉터 TTL NAND 게이트 결선회로
5. 참고자료
① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119
② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 /
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 프로브를 사용하여 회로를 테스트를 한뒤 멀티미터와 오실로스크프를 이용해 논리레벨을 알아보는 실험이다.
처음에는 쉽게 끝낼 수 있는 실험이라고 간단히 생각을 했었으나 실험을 막상해보니 처음으로 하는 디지털로직 실험에서 회
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2015.03.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|