• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,607건

논리 수준을 논리 분석기나 논리 스코프에 필요한 장비 없이 바로 읽어낼 수 있도록 고안된 논리 시험 기구이다. 3) 브레드 보드(또는 디지털 실험 장치) 속칭 빵판 또는 빵틀로 전자회로의 시제품을 만드는 데 사용하고 재사용할 수 있는 무땜
  • 페이지 10페이지
  • 가격 4,200원
  • 등록일 2013.11.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리 프로브를 사용하여 회로를 테스트를 한뒤 멀티미터와 오실로스크프를 이용해 논리레벨을 알아보는 실험이다. 처음에는 쉽게 끝낼 수 있는 실험이라고 간단히 생각을 했었으나 실험을 막상해보니 처음으로 하는 디지털로직 실험에서 회
  • 페이지 8페이지
  • 가격 1,000원
  • 등록일 2015.03.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험회로 5. 참고자료 ① TTL응용 실무 / Don Lancaster / 한국과학원 / 1977. 6. 30 / p.37 ~ p.119 ② 디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.105 ~ p.114 ③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.302 ~ p.306 1. 목적 2. 이론 3. 사
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2007.01.11
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
논리회로』, 한빛미디어, 2005 3. 권오근 · 권준식 · 김용민, 『디지털공학 및 실험』, 인터비전, 2006. 4. 강안구 · 임석구 · 최지영, 『전자계산기 구조』, 한올출판사, 2007 5. M. Morris Mano, 『Digital Design』, http://matdol.hanseo.ac.kr, 2009.05.27 6. 미상,
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2009.08.24
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털공학실험 출판사 : 복두출판사 저자 : 구성모 초판발행 : 1997년 2월 25일 발행 서명 : 디지털회로 및 시스템실험 출판사 : 청문각 저자 : 대한전자공학회 초판발행 : 2002년 7월 20일 발행 1. Title 2. Name 3. Abstract 4. Background (1) 반
  • 페이지 29페이지
  • 가격 3,000원
  • 등록일 2008.11.27
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
구상 회의 11월 29일 : 디지털회로 설계 및 부품 선정 12월 2일 : 회로 배선 및 제작, 작동 확인 12월 3일 : 최종 점검 및 보완 12월 7일 : 텀 프로젝트 발표 목차 1. 주제선정동기 2. 주제소개 3. 진리표 4. 하드웨어 5. 진행계획 6. Q&A
  • 페이지 10페이지
  • 가격 1,800원
  • 등록일 2014.05.25
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털공학실험 / 이병기 / 喜重堂 / 1992. 2. 25 / p.79 ~ p.92 ③ 디지털 시스템 / 송상훈 외7명 / 인터비젼 / 2005. 3. 28 / p.462~ p.473 ④ http://blog.naver.com/ssss04?Redirect=Log&logNo=60012219654 ⑤ http://cafe.naver.com/radioinfo.cafe?iframe_url=/ArticleRead.nhn%3Farticleid=78 1.
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2007.01.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
 4~12장까지의 실험 (1) Figure 3.5의 Y2 논리식, 회로도, 사진, 진리표. 논리식 = B\' ∙ ( A⊕ C ) + ( ( A ⊕ C ) ⊕ D ) ∙ B 2. Figure 3.5의 Y2의 little m notation. F = ∑m(2,3,5,6,8,9,12,15) 3. Karnaugh map과 minimize논리식 4. Minimize된 회로
  • 페이지 18페이지
  • 가격 2,500원
  • 등록일 2013.04.01
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로 뒷면 6. 결과 및 고찰 마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2011.07.14
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
따라 조금씩 부식이 일어날 수도 있기 때문에 내가 사용했던 브래드 보드 역시 이론에 가까운 완벽한 상태가 아니었을 가능성이 크기 때문에, 오차가 발생했을 가능성 또한 크다고 생각한다. 1. 회로도 2. 이론값 3. 실험결과 4. 결과분석
  • 페이지 14페이지
  • 가격 3,000원
  • 등록일 2023.09.22
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top