• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 3,107건

지정된 VT+와 VT-에서만 state를 변화시킨다. ; VT+와 VT-사이에서의 입력 신호는 locked out이다. .SChmitt-trigger gate는 아날로그 input waveform을 square 디지털 output waveform으 로 전환한다. 1.UNIT OBJECTIVE 2.UNIT FUNDAMENTALS 3.NEW TERMS AND WORDS 4.DISCUSSION
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
UT SIGNAL circuit block는 고정된 high와 low 신호의 두 출력을 공급한다. .회로판에서 논리 회로는 DIP와 IC package를 포함한다. EXERCISE 1-2 Connecting the Digital Logic Circuit EXERCISE OBJECTIVE 디지털 논리회로를 연결하고 입력과 출력을 관찰하라. DISCUSSION .tow-post
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로가 정상작동함을 의미한다. 이로써 multisim 프로그램을 통해 간단한 회로를 구성하여 가상으로 사용해 볼 수 있었다. 2학년 1학기, 첫 전공 수업을 들으며, 과제들을 통해 여러 논리와 게이트들을 이해하고, multisim프로그램을 처음으로 이용
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2017.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
똥피하기 게임을 KIT에 구현 - 디지털논리회로실험 프로젝트 최종 보고서 0. 목차 - 서론 - 본론 - 결론 - 참고문헌 - 프로젝트 후기 1.서론 설계 구성 요소 : 목표 및 기준 설정 - 개발 동기(목적), 차별성 이 프로젝트를 설계하게된 것은 Dot Matrix
  • 페이지 7페이지
  • 가격 3,300원
  • 등록일 2013.07.01
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
다. .XNOR 회로의 output은 equality의 input상태에서 high이다. .XOR와 XNOR gate의 output은 동일한 XOR와 XNOR input state에 대해서 반대이다. Exercise 3-2 Dynamic Response of XOR/XNOR Gate square wave input에서 XOR와 XNOR gate의 반응을 설명하라. DISCUSSION .two-input XOR또는 XNOR ga
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
에 놓이면 Q와 Q-not은 high이다. .SET와 RESET 입력에 low가 걸리면 RS flip-flop회로에서는 보수의 출력을 유발 하는 것을 금지한다. EXERCISE 5-2 D-Type Flip-Flop EXERCISE OBJECTIVE D-type flip-flop의 특징을 밝힌다. DISCUSSION .대표적인 D-type flip-flop기호는 다음과 같
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 개폐하는 역할 3-상태 버스 버퍼 - 3-상태(Tri-State) 버퍼 . 3가지의 상태 . 0의 상태, 1의상태, 고저항 상태(high-impedance state) ;* 고저항 상태: 개회로와 같은 상태로서 출력이 차단되는 상태 - 3-상태 버퍼 게이트에 대한 그림 기호 . 제어입
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 결과 보고서 목차 1. 실험목적 2. 퀴즈 답안지 및 정답 3. 실험할 회로의 해석과 예상 결과 4. 실험 결과 및 예상결과와의 비교 분석 5. 결론 및 검토사항 6. 참고문헌 1.
  • 페이지 4페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
서강대학교 디지털논리회로실험 - 실험 2. Digital Logic Gates 예비 보고서 목차 1. 실험 목적 2. 관련 이론 1) TTL (Transistor Transistor Logic) 2) TTL의 Logic voltage Level 3) TTL의 noise margin 4) Fanout 5) Falling time, Rising time 6) Wired-OR 7) Open-Collect
  • 페이지 12페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
서강대학교 디지털논리회로실험 10주차 결과보고서 목차 1. 실험목적 2. 배경이론 및 실험방법 3. 실험결과 4. 결과분석 및 토의 5. 검토사항 6. 참고문헌 1. 실험목적 디지털 논리 회로 실험의 10주차는 학생들이 디지털 회로
  • 페이지 4페이지
  • 가격 3,000원
  • 등록일 2025.06.07
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top