|
실험값)
SC
SE
0
0
0
0
1
1
1
1
1
0
1
1
0
1
1
0
5. 4비트 2진 전가산기와 그의 보수를 이용한 4비트 2진 전감산기
IC 7483은 MSI 4비트 2진 전가산기이다.
다음 회로의 합 또는 차의 출력은 FPGA의 LED로 출력핀을 설정하여 FPGA의 LED로 출력을 확인한다.
그림 8-6
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서 핀 14(입력)와 핀 12(출력)사이의 2분주기, 그리고 핀 8과 9에서 중간 출력을 갖고, 핀 1을 입력, 핀 11을 출력으로 하는 5 분주기 회로로 구성되어 있다. 이에 대해 다음 논리도를 참조하시오.
실험 방법
CLK에 79번 pin을 assign하고 output은
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로가 작동 안하는것을 방지할수 있다.
●실험 방법 및 유의 사항
1 - (1) 측정문제
*회로도를 보고 진리표를 구한 후 NAND게이트인 IC 7400칩을 이용해 회로도를 구성하고 진리표와 비교를 하면된다. 그런데 이와같은 방법으로 전압을 구하게되
|
- 페이지 8페이지
- 가격 8,400원
- 등록일 2015.04.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로의 역할이다.
6. epilogue
- 2016년도 1학기에 디지털논리회로를 배우며 처음 프로젝트라는 것을 접해보았고, 여러 프로그램들을 사용해보며 7-segment와 이를 기반으로 한 도어락 회로를 구성하여 구현해본 경험은 지금의 feedback amp를 구현하는
|
- 페이지 9페이지
- 가격 1,400원
- 등록일 2017.06.28
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 결과, 출력 X와 Y를 비교 설명하여라.
실험 결과 X와 Y의 출력은 동일하며, AND 게이트의 출력과 동일하게 나타남.
A = ((AB)\')\' = AB
B = (A\'+B\')\' = AB
시뮬레이션
회로
결과 논리회로 실습보고서 - 불 대수와 드모르간의 정리
[1] 7400 IC 핀
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2013.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
0
1
0
0
0
1
1
0
1
1
0
1
1
0
1
0
1
1
1
0
1
검토 실험 결과를 토대로 이 회로가 전 감산기로 동작함을 확인하여라.
입 력
출 력
X
Y
B
D
Bout
0
0
0
0
0
0
0
1
1
0
0
1
0
1
1
0
1
1
0
0
1
0
0
1
0
1
0
1
0
1
1
1
0
0
1
1
1
1
1
0
위의 실험의 논리식은 전 감산기의 논리식 D = XYB, BOUT =
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.12.06
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험 목적에서와 같이 이번 실험시간에는 논리 회로에서의 논리 게이트들의 동작과 Boolean equation, De morgan의 법칙을 바탕으로 한 논리 게이트의 특성을 이해하는 시간이었다. 실험은 전반적으로 예비보고서를 쓸 때 분석했던 것과 같이 Truth tab
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2010.01.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
제1장 컴퓨터와 디지털 논리회로 제2장 데이터 표현 제3장 논리게이트와 부울대수 제4장 부울함수의 간소화 및 구현 제5장 조합논리회로 제6장 순서논리회로 제7장 레지스터와 카운터 제8장 기억장치와 PLD - 출제예상문제(해설포함) 총47페
|
- 페이지 47페이지
- 가격 6,500원
- 등록일 2010.05.03
- 파일종류 아크로벳(pdf)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
---------모듈부분 간략설명--------------
module vending(Clk, reset, choice, In, Change, exceed, Out);
//Input setting
input Clk;
input reset; // S0상태로 설정 (S0=0원)
input choice; // 선택 (1=음료선택,0=비활성화)
input [1:0]In; // IN을 2bit로 입력받음 (00=0원, 01=500원, 10=1000
|
- 페이지 25페이지
- 가격 3,000원
- 등록일 2014.06.21
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로 뒷면
6. 결과 및 고찰
마지막으로 논리 회로 실험에서 하는 프로젝트이다. 주어진 3개의 설계 중 7세그먼트를 기본 소자를 이용하여 디코더를 제작한 뒤 그 출력 값들을 이용해 7-세그먼트를 구현 해보는 설계, 7483 Full Adder를 이용하여 4비
|
- 페이지 14페이지
- 가격 2,000원
- 등록일 2011.07.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|