• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 1,047건

디지털 시계 실습 때도 많이 헤맸었는데 이번 실습에서는 Vhdl Module파일이 3개나 되어서 처음에 소스코드를 작성하는데에 엄청나게 애를 먹었다. 또한, testbench를 시뮬레이션 돌렸을 때, 처음 파형에 unknown값이 있어서 계속 오류가 나는 줄 알고
  • 페이지 10페이지
  • 가격 2,500원
  • 등록일 2010.01.18
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
3장 연습문제풀이 3장 연습문제 풀이
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2010.03.23
  • 파일종류 압축파일
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 라. 최종구현 회로(사진 첨부) Time process part 그림 그림 Adjustment part Representative part 그림 그림 1시간 동작 후 오차 확인 그림 그림 마. 구현된 회로 검증 내용 -오실로 스코프 출력 등 O s c i l l a t o r (Oscillator output) 1/10M 분주 통과 파형
  • 페이지 14페이지
  • 가격 2,000원
  • 등록일 2007.10.09
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
의 frequency를 얻을 수 있다. 회로를 디자인 할 때, logic works 4.0이라는 프로그램을 사용하였다. Step 1:State Diagram Step 2:Next-State Table Step 3:Flip-Flop Transition Table Step 4:Karnaugh Maps Step 5:Logic Expressions for Flip-Flop Inputs Step 6:Counter Implementation
  • 페이지 8페이지
  • 가격 3,000원
  • 등록일 2015.06.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
(A = 4) then seg_out := "1001100"; elsif (A = 5) then seg_out := "0100100"; elsif (A = 6) then seg_out := "0100000"; elsif (A = 7) then seg_out := "0001101"; elsif (A = 8) then seg_out := "0000000"; else seg_out := "0000100"; end if; return seg_out; end sec_dec; signal T_min_one: integer range 0
  • 페이지 9페이지
  • 가격 2,000원
  • 등록일 2011.05.12
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로도 -555 Timer 의 Astable 모드를 통해서 74LS73에 클락을 넣어74LS73에 들어오는 Limit 스위치의 입력이 유지되도록 한다. -포토센서를 통한 입력을 통해 H-Bridge 구조로 연결된 모터를정방향 역방향 제어할 수 있는 모습의 회로이다. 동작 안한 기본
  • 페이지 35페이지
  • 가격 3,000원
  • 등록일 2024.09.08
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Quartus2, altera, HBE-combo2이용한 piezo구현(핀설정완벽) 
  • 페이지 2페이지
  • 가격 5,000원
  • 등록일 2008.12.29
  • 파일종류 압축파일
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
Problems 2.1 Use algebraic manipulation to prove that x + yz = (x + y) • (x + z) (x + y) • (x + z) = xx + xz + xy + yz = x + xz + xy + yz = x • (1 + z + y) +yz = x • 1 +yz = x + yz 2.2 Use algebraic manipulation to prove that (x + y) • (x + y’) = x 없음
  • 페이지 12페이지
  • 가격 2,000원
  • 등록일 2011.10.11
  • 파일종류 아크로벳(pdf)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로(Logic circuit) 디지털 전자회로에서는 2진수 “0”과 “1”의 두 부호의 조합에 의해 필요한 정보를 나타내는데, 이 0과 1을 사용하여 입력정보를 처리하는 회로를 논리회로라 한다. 지금까지 2진수의 두 상태를 “1”과 “0”으로 표
  • 페이지 38페이지
  • 가격 3,000원
  • 등록일 2011.09.05
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털회로 및 시스템”, 문운당 [4] 대한전자공학회, “디지털 전자회로 및 시스템 실험”, 청문각 [5] 이행우, “디지털회로설계 실습”, 과학기술 [6] 박용수, “디지털 논리 설계”, 북두출판사 [7] 김정태 “디지털 이론 및 실험”, 차송&nbs
  • 페이지 78페이지
  • 가격 12,600원
  • 등록일 2013.12.29
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top