|
설계 (상, 하)
,이승훈 외 3명
- A/D 컨버터, 김재현, 1991년
- 전자회로실험, 이행세 외 1명, 2003년
- 디지털 전자회로, 유관식, 2001년
- OP-Amp 회로 실험, 강경일
- 회로이론, 정타관, 1993년
- ynucc.yeungnam.ac.kr/~yssuh/Analog
- home.cmh.hs.kr/~choys/elec
- my.netian.com
|
- 페이지 25페이지
- 가격 2,000원
- 등록일 2003.12.15
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설계되었기 때문이다.
그에 비해 Booth algorithm의 동작원리를 살펴보면 연속된 1이 0에 의해 둘러싸인 곱할 수를 생각하여 보자.
M x (00011110) = M x (24+23+22+21) = M x (16+8+4+2)
= M x (30)
따라서 (M x 24)+ (M x 23)+ (M x 22)+ (M x 21) 을 이용하여 곱셈을 할 수
|
- 페이지 9페이지
- 가격 2,300원
- 등록일 2014.05.20
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
이용한 VHDL 및 FPGA 실습
김 재 철 | 홍릉과학출판사 | 2005년 02월
[5] FPGA DESIGN 이론 및 실습
DAVID VAN DEN BOUT | 김만복 편 옮김 | 홍릉과학출판사 | 2000년 09월
[6] 디지털 논리와 컴퓨터 설계
M.MORRIS MANO | 강철희 외 옮김 | 교보문고 | 2005년 02월
|
- 페이지 36페이지
- 가격 2,000원
- 등록일 2007.01.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
전등이 하나 있다. 어느쪽 스위치에서도 전등을 켜고 끌 수 있도록 배선도를 그리시오. (힌트: SPDT (single pole double throw) 스위치를 사용하고, XOR 게이트 기능을 구현하시오.) 부울대수와 논리게이트 문제&정답
-디지털회로 설계의 기초 2장
|
- 페이지 11페이지
- 가격 1,000원
- 등록일 2008.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
설계회로에서는 IC내부의 블록인 OP-amp나 플립플롭, 저항 등은 나타내지 않으며 다만 그림 7-5와 같이 IC와 외부소자의 연결만을 나타낸다.
3) 비안정 동작
출력은 구형파이고 리셋 단자는 VCC 에 연결하며 5번 단자에는 Cf 가 잡음제거용으로 연
|
- 페이지 10페이지
- 가격 8,000원
- 등록일 2015.06.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성해, 배운 이론을 직접 확인 할 수 있는 좋은 기회였다. 이를 통해 매우 작은 저항의 차이를 미세하게 측정하는 방법을 알 수 있었다. 다음으로는 직렬, 병렬회로의 합성저항을 직접 만들어보고, 특별한 조건의 회로를 설계하는 사
|
- 페이지 6페이지
- 가격 1,800원
- 등록일 2013.01.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계에 있어서 가장 중요한 부분이 바로 주파수 설정입니다. 원하는 주파수를 정확하게 뽑아 낼 수 없다면, 혹은 주파수가 외부 요인에 의해서 쉽게 요동친다면 훌륭한 발진기라고 볼 수 없겠죠.
Ring Oscillator 의 발진 주파수를 구하려면 우선
|
- 페이지 23페이지
- 가격 6,300원
- 등록일 2015.08.14
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
설계하기 위해서는 inverting 증폭기가 더 용이할 것이다. 위 실험에서 설계한 회로는 간단한 구성이었기 때문에 두 모델간의 차이가 느껴지지 않았지만 복잡한 회로를 설계할 때는 식이 복잡해지고 그럴 때는 Gain=인 inverting amp.가 비교적 쉽게
|
- 페이지 5페이지
- 가격 1,300원
- 등록일 2014.01.15
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
definitions
m_clk_process :process
begin
m_clk <= \'0\';
wait for m_clk_period/2;
m_clk <= \'1\';
wait for m_clk_period/2;
end process;
-- Stimulus process
stim_proc: process
begin
-- hold reset state for 100 ns.
wait for 100 ns;
m_reset <= \'0\';
wait for 50 ns;
startsig <= \'1\';
wait
|
- 페이지 16페이지
- 가격 9,660원
- 등록일 2013.12.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
피드백저항을 조절 적당한 전압이득으로 변경
7번 램프의 추락사 (내부 균열이 예상됨)
해결 방안 : 새로 구매시 소요시간 10일 (포기) 설계 순서
역할 분담
서 론
간략 회로 설명
1차 회로도
2차 회로도
최종 회로도
|
- 페이지 18페이지
- 가격 3,500원
- 등록일 2014.03.26
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|