• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 2,379건

74LS192, 74LS47, 74LS10) AA Size 건전지x4ea용 건전지홀더 전선 와이어스트립퍼 납땜인두 1. 제작동기 2. 사용부품및 공구 3. 사용IC Data Sheet 4. 작품의 동작 5. 회로도 구성 6. 작품의 구성(브레드보드) 7. 작품의 구성(만능기판)
  • 페이지 11페이지
  • 가격 3,000원
  • 등록일 2009.05.25
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
 
  • 페이지 163페이지
  • 가격 3,000원
  • 등록일 2008.03.28
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
논리회로는 바로 구현 될 수 있다( 이 회로구성은 복습문제에서 다루기로 한다). 각 항을 D로 인수분해 함으로써 무효 코드에 대한 다른 표현식을 얻을 수 있다. 보고서에 제공된 난에 새로운 표현식을 적어라. 4. TTL 논리에서 LOW는 (16mA) 위반하
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2010.04.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 의해 통제되는데, 게이트 회로는 다시 각 연산 코드에 대해 특별한 알고리즘이나 순서를 사용하는 순차 논리 장치에 의해 통제된다. 연산장치 내에서 곱셈이나 나눗셈은 일련의 덧셈이나 뺄셈 그리고 자릿수를 이동하는 방법(shift) 등
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2012.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, 주의를 더 산만하게 할 수도 있다. 그러므로 이를 활용하되, 너무 의존한 수업전개는 가급적 지양한다. Ⅰ. 교과 개관 -------------------------- 2 Ⅱ. 본시 학습 단원 ---------------------- 3 Ⅲ. 본시 교수(디지털 논리회로) 학습 지도안 --- 5
  • 페이지 6페이지
  • 가격 1,000원
  • 등록일 2009.05.15
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1.Definition of VHDL 2.What & Why HDL? 3.HDL의 종류 4.VHDL’s History 5.Benefits of VHDL 6.Design Automation 7.디지털 논리회로의 설계환경 변천 8.Design Flow 개발환경의 이해 및 실습 - 강의순서 1.Design Entry 2.Project Compilation 3.Project Simulation 4.Device Programming
  • 페이지 56페이지
  • 가격 3,000원
  • 등록일 2006.09.25
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
TTL(Transistor Transistor Logic) TTL의 특징 가장 많이 사용, 가격 저렴, 동작속도가 빠르다. 팬 아웃(fan-out)이 많이 얻어진다 출력 임피던스도 낮아 현재 가장 품종이 풍부하고 널리 사용됨. 전력 소비의 점에서 LS-TTL등으로 대치 멀티 이미터 회로
  • 페이지 20페이지
  • 가격 1,000원
  • 등록일 2003.12.10
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
. DISCUSSION ·transition time은 10%에서 90%까지 움직이기 위한 digital 신호가 요구되는 시 간이다. ·propagation time은 입력이 50%, 출력이 50% 교차되었을 때 사이에서의 시간이 다. 1.UNIT OBJECTIVE 2.UNIT FUNDAMENTALS 3.NEW TERMS AND WORDS 4.DISCUSSION
  • 페이지 4페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
gate의 연산 결정 DISCUSSION OR gate의 출력은 어떤 입력이 high일 때 high이다. NOR gate의 출력은 어떤 입력이 high일 때 low이다. high input은 OR 또는 NOR gate에서 불가능할 것이다. low input은 OR 또는 NOR gate에서 가능할 것이다. OR/NOR gate 출력은 서로 보완적
  • 페이지 2페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
은 25KHz이다. . JK flip-flop에서 J와 K input은 항상 보수이다. . D-type flip-flop으로서 JK flip-flop을 형성하기 위해 J input은 반대로 되고 K input에 연결된다. . JK flip-flop이 D-type flip-flop으로 형성될 때 Q output은 J input의 logic state와 같다. Q-not output은 J의 반
  • 페이지 3페이지
  • 가격 800원
  • 등록일 2001.06.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top