|
회로도 ( )
: 두 개의 접점 A, B 가 모두 동작해야 출력되는 회로를 말한다.
[그림 1.11] AND 논리를 이용한 회로도
② OR gate 회로도 ( )
: 두 개의 접점 중에 하나만 동작해도 출력되는 회로를 말한다.
[그림 1.12] OR 논리를 이용한 회로도
③ NAND gate
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2008.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 작성한 후 불 대수의 정리를 이용하여 간소화하면 아래 식과 같다.
위와 같이 합 S에 대한 논리식을 정리하면 EOR gate 두 개를 사용하여 전 가산기의 합에 대한 논리회로를 구성할 수 있다.
자리 올림 수 Cn에 대한 논리식을 작성한 후
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2013.12.02
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리회로)
2번 과제. 4K ROM 1개와 1K RAM 4개를 사용하여 8비트 마이크로컴퓨터를 설계하여 그
림을 그리시오. 이 때 반드시 각각 RAM 칩 번호를 서로 다르게 설정하고 16진법을 사용
한다.
(5장 주기억장치)
3번 과제. 3개의 입력 A, B, C를 가지며 2개
|
- 페이지 7페이지
- 가격 3,700원
- 등록일 2023.12.29
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성한다.
⑥ 구성된 회로도를 Quartus 를 사용하여 시뮬레이션 한다.
⑦ BCD가산기의 Simulation 작동 결과를 확인한다.
⑧ Simulation값과 이론 값을 비교해 본다
5. 소자 선택
소자명
수동 소자
74LS83
논리 회로
AND Gate
OR Gate
XOR Gate
Ⅲ. 분석
6.
|
- 페이지 6페이지
- 가격 3,300원
- 등록일 2012.04.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도로부터 JK 플립플롭이 A와 B의 마스터와 슬레이브로 구성되어 있음을 알 수 있다
논리회로
기호와 동작표
C
J
K
Qn+1
비고
0
X
X
이전상태
불변
1
0
0
이전상태
불변
1
0
1
0
리셋
1
1
0
1
세트
1
1
1
반대상태
보수
진리표
출력상태
C=0 일 때 J와 K의
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2005.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로
타이밍도
JK 플립플롭
- 74LS73, 74LS76은 Dual JK M/S Flip-Flop이다.
< 플립플롭 (Flip-Flop) >
- 보통 기본형 플립플롭이나 래치도 플립플롭이라고 하지만 원칙적으로는 마스터-슬레이브 플립플롭이나 에지 트리거링 플립플롭만이 플립플롭
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2005.09.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 회로와 순차 논리 회로의 특징을 서술하시오.
-조합논리회로: 입력과 출력을 가진 논리 게이트의 집합으로 출력은 현재의 입력값에 의해 결 정 된다.
-순차논리회로: 플립플롭과 같은 메모리 요소를 포함하고 있어 출력값이 궤환된다. 출
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로의 구성능력을 키운다.
3. 가산기를 이용한 가산 연산장치를 이해할 수 있도록 한다.
[기본이론]
1. 반가산기(Half Adder)
한 비트씩 두 개의 2진수를 더하는 경우 4가지 상태의 값이 나온다. 입력은 두 개의 2진수 비트로 구성되고, 출력은
|
- 페이지 8페이지
- 가격 3,300원
- 등록일 2012.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 실험을 통해 확인한다.
2. 실험 결과
3. 고찰
이번 실험은 논리 게이트인 AND, OR, NOT 게이트의 진리표와 논리식을 실험을 통해 확인해 보는 것이었다. 간단히 말해 AND GATE (논리곱회로)는 입력된 두 개의 조건이 모두 참(1)일 때만
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2015.03.13
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
)
1
1
u(t)
{ 1} over {s }
{ z} over {z - 1 }
t
{ 1} over { { s}^{ 2} }
{ Tz} over { {(z - 1)}^{2 }}
{e }^{-at }
{ 1} over {s + a}
{ z} over { { (z - e)}^{-at } }
8. 시퀀스 제어
1) 논리회로
① AND 회로 : 모든 입력이 "1"일 때만 출력이 "1"인 회로
② OR 회로 : 어느 한쪽이 입력
|
- 페이지 7페이지
- 가격 1,300원
- 등록일 2006.09.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|