• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 14,819건

작품의 비교 7. 조원별 역할 분담  - 주어진 역할 분담  - 역할 분담에 따른 수행 과정 8. 처음 계획된 작품의 변경  -변경 이유  -변경후 성과 9. 자체 평가  - 자체 평가 기준  - 기준에 따른 자체 평가 10. 작품 제작 후기
  • 페이지 28페이지
  • 가격 3,000원
  • 등록일 2010.12.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 아날로그 신호를 디지털 신호로 변환(convert) 처리하는 회로는 디스크리트(discrete) 회로에 의해 구성할 수 있는데, 여러 가지 전용 IC들이 개발되어 있으므로 이들 칩을 이용하여 설계하면 편리하다. 그러나, 아날로그 부분과 디지털 부분
  • 페이지 7페이지
  • 가격 1,300원
  • 등록일 2005.10.02
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
타입이 있다. 공통단자에 Vcc 를 물려주는것은 애노드타입 Gnd 를 물려주는것은 캐소드 타입이다. 디지털시계의 블록도 7-segment Display 74LS47 - BCD to 7segment Decoder/Driver 동기식 모듈-N 카운터 설계 555타이머 후기 및 최종설계도
  • 페이지 19페이지
  • 가격 2,000원
  • 등록일 2007.11.12
  • 파일종류 피피티(ppt)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로구성과 작동개념을 잘 숙지하고 예비보고서를 작성할 때 공부한 것을 바탕으로 실제 시험을 할 때 신속하고 정확하게 회로구성을 할 수 있도록 해야 하겠다. 1. 실험 목표 2. 실험 준비물 3. 예비 이론 4. 실험 방법 및 시뮬레이션
  • 페이지 13페이지
  • 가격 2,000원
  • 등록일 2011.11.25
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
Journal, Volume 41, Issue 1, 2010, Pages 56-63. https://doi.org/10.1016/j.mejo.2009.12.008 목차 1. 서론 2. 본론 1) 에지트리거 플립플롭(D-, JK-, T-)의 진리표 및 특성 비교 2) 에지트리거 플립플롭(D-, JK-, T-)의 상태도 비교 3. 결론 4. 출처 및 참고문헌
  • 페이지 7페이지
  • 가격 2,500원
  • 등록일 2024.01.12
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
클럭의 제어를 살펴본다. 각 소자의 논리게이트를 이해하고, 이에 맞게 연결시킨다. 7세그먼트의 간단한 조작을 이해한다. 1.실험 제목 2.실험 목적 3. 관련 이론 4. 실험 기기 및 재료 5. 실험 방법 6. 유의사항, 주요 관찰 사항
  • 페이지 9페이지
  • 가격 1,000원
  • 등록일 2005.12.10
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 실험 기자재 및 부품 - DC 파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기(Function generator), 연산 증폭기(LM741), 저항 등. 1. 실험 개요 2. 실험 기자재 및 부품 3. 배경 이론
  • 페이지 12페이지
  • 가격 1,500원
  • 등록일 2021.02.01
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로를 설계할 수 있는 능력을 배양하고자 한다. 2. 실험 기자재 및 부품 - DC 파워 서플라이, 디지털 멀티미터, 오실로스코프, 함수 발생기(Function generator), 연산 증폭기(LM741), 저항 등. 1. 실험 개요 2. 실험 기자재 및 부품 3. 배경 이론
  • 페이지 11페이지
  • 가격 1,500원
  • 등록일 2021.02.01
  • 파일종류 워드(doc)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
설계 4.4㎒, 0.1, n = 5단, π형으로 설계 5.157 - RL 구하기 에서 S21=-0.1dB -0.1dB=20logx x=0.989 에서 S11=0.15 20logS11 = -16.43dB = RL - 위의 회로와 같이 π형으로 설계되며 각 소자 값은 계산을 통해 알 수 있다. - 모의실험시 입력 및 출력 임피던스는 50(ohm)으로
  • 페이지 8페이지
  • 가격 2,000원
  • 등록일 2010.06.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
디지털공학을 공부하는 학생에게도 마찬가지로 적용되며, 이론과 실습을 병행하여 학습하는 것이 필요합니다. 정리하면 부울대수의 기본 법칙은 디지털공학의 기초를 이루는 중요한 이론이며, 이를 바탕으로 논리 회로를 설계하고 최적화하
  • 페이지 5페이지
  • 가격 2,000원
  • 등록일 2024.11.28
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top