• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 10,370건

회로의 선형동작영역 실험결과 (표 6-1~표 6-4)에서 구한 전류증폭률 의 평균값 를 구하여라. 그림 6-10의 트랜지스터 이미터 공통회로를 해석하여라. 단, 사용한 트랜지스터 소자의 전류증폭률 =200, 베이스와 이미터 사리의 도통전압 =0.7V, 컬렉
  • 페이지 6페이지
  • 가격 13,860원
  • 등록일 2012.09.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
, 10번 실험) 를 제거하자 전압이득이 현저하게 떨어지는 것을 알 수 있다. 즉 는 교류 전압이득을 저하시키지 않기 위해서 반드시 필요하다. (2) 의 제거가 증폭기 성능에 어떤 영향을 주는가? ⇒ 는 이미터 저항으로 전류이득과 출력저항에 전
  • 페이지 7페이지
  • 가격 1,000원
  • 등록일 2010.03.03
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
있을 수 있다. 그림 5의 특성곡선을 얻기 위해서는 먼저 , 시켜서 얻을 수 있다. 그림 5에서 베이스에 흐르는 전류 는 이식에서 이다. (4) 컴퓨터 실습 모의실험 8-1 1. 회로도 2. 파형 1. 목적 2. 실험장비 3. 관련 이론 4. 컴퓨터 실습
  • 페이지 3페이지
  • 가격 500원
  • 등록일 2010.04.16
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
R-C 직렬 및 병렬 회로 사진과 위상차, 저항에 따른 전류의 변화 R-C 필터는 주파수 변화에 따른 전압의 변화 주파수는 1KHz 차이로 50KHz까지 하였고 이론값과 실험값의 오차를 계산. 그래프고 나타냄 1. 실험목적 가. R – C 직렬 회로의
  • 페이지 15페이지
  • 가격 2,000원
  • 등록일 2009.06.22
  • 파일종류 피피티(ppt)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로가 작동 안하는것을 방지할수 있다. ●실험 방법 및 유의 사항 1 - (1) 측정문제 *회로도를 보고 진리표를 구한 후 NAND게이트인 IC 7400칩을 이용해 회로도를 구성하고 진리표와 비교를 하면된다. 그런데 이와같은 방법으로 전압을 구하게되
  • 페이지 8페이지
  • 가격 8,400원
  • 등록일 2015.04.17
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
1. 실험목적  • 레귤레이터 소자의 사용법을 익히고, 그를 응용한 회로를 꾸며본다. 2. 실험결과  1) 실험 1 : 레귤레이터 회로( 12V -> 5V -> 3.3V , LM7805 & LM317)   ≪ 사 진 ≫  ≪ 그 래 프 ≫  ≪ 그 래 프 ≫   ≪ 그 림
  • 페이지 3페이지
  • 가격 1,800원
  • 등록일 2014.02.28
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험. Timer LM555실험 : 비안정 바이브레이터 1.Orcad 결과 < RA = 4.7k , RB = 4.7k 일때 > -회로- -파형- < RA = 4.7k , RB = 2.35k 일때 > -회로- -파형- < RA = 4.7k , RB = 9.4k 일때 > -회로- -파형- < Astable operation (비안정 발진 동작)> -회로- -파형- 2.
  • 페이지 8페이지
  • 가격 1,800원
  • 등록일 2014.03.27
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로를 공통-이미터(common-emitter) 또는 접지된 이미터 증폭기라고 부른다. 트랜지스터 증폭기 회로의 해석은 직류(또는 바이어스)해석과 교류 해석으로 나눌 수 있다. 직류 해석은 활성 모드에서 동작하고 있는 트랜지스터의 단자들에 흐르는
  • 페이지 8페이지
  • 가격 1,300원
  • 등록일 2012.11.04
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
1.목적  능동 부하를 가진 bjt 차동 증폭기의 전압 이득과 출력 저항을 실험을 통해 구한다. 2.예비지식  회로에서, 트랜지스터 Q1과 Q2가 차동쌍을 형성하며, 이들 트랜지스터는 정전류 IEE로 바이어스 된다. 부하 회로는 전류 미러 형태로
  • 페이지 9페이지
  • 가격 1,300원
  • 등록일 2012.11.04
  • 파일종류 워드(doc)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
부하 실험에서의 경향성과 동일하나 그 진폭이 훨씬 커졌다. 블리더 저항기가 추가되었을 때 회로의 전압 변동률이 좋아진다는 이론에 부합하는 결과이다. 또한 회로에 커패시터가 1개 추가되었기 때문에 전압의 첨두치가 훨씬 작아졌다. ④
  • 페이지 6페이지
  • 가격 2,000원
  • 등록일 2011.10.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
top