|
논리 게이트(Logic Gate)
3. 조합논리회로
1) 특징
2) 반가산기(Half-Adder,HA)
3) 전가산기(Full-Adder,FA)
4) 디코더(Decoder)
5) 멀티플렉서(Multiplexer,MUX)
6) 디멀티플렉서(Demultiplexer)
4. 순서 논리회로
1) 플리플롭(Flip-Flop)
2) RS 플리플롭
3) JK 플리플
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로 여러 곳에 클록 신호를 보내는 용도에 사용
⑵ 순서 논리회로플리플롭과 게이트들로 구성되고, 회로 내부에 기억 소자를 가지고 있어서 입력값과 기억소자의 상태에 따라 출력값이 결정되는 논리회로 1) 플리플롭(Flip-Flop) 1비트의 정보
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로로 구성된 것들이
많기 때문에 구조적 모델링, 즉 component문을 사용해서 미리 짜둔 회로를
불러내어 사용하는 방법이 아주 유용하게 쓰일것이다.
이제까지는 1비트 끼리의 가감산을 해왔는데 비트에 번호를 부여함으로서
8비트의 가산기
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2010.03.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
산기
그림 4-23에서 반감산기가 두 개 사용된 것을 볼 수 있으므로, 양쪽의 빌림을하나의 OR 게이트로 연결하여 그림 4-24과 같이 표현하기도 합니다.
그림 4-24 반감산기를 사용한 전감산기
참고문헌
김학련의 디지털 공학
논리회로 홍경호 한빛
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2006.12.07
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도
4×10 해독기
(2) 부호기
정의
해독기와 정반대의 기능을 수행하는 조합 논리 회로로서 여러개의 입력 단자 중 어느 하나에 나타난 정보를 여러 자리의 2진수로 코드화하여 전달한다.
8진-2진 부호기 진리표
입 력
출 력
8 진 수
A
B
C
0
0
0
0
|
- 페이지 20페이지
- 가격 2,300원
- 등록일 2001.03.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|