|
회로에 대해 진리표를 그려 그 동작을 확인하라.
S2
S1
S0
Y
0
0
0
0번 데이터
0
0
1
1번 데이터
0
1
0
2번 데이터
0
1
1
3번 데이터
1
0
0
4번 데이터
1
0
1
5번 데이터
1
1
0
6번 데이터
1
1
1
7번 데이터
(3) 4-to-1 멀티플렉서와 1-to-4 디멀티플렉서를 이용하여 16-
|
- 페이지 7페이지
- 가격 4,200원
- 등록일 2013.07.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
예비보고서
멀티플렉서
제출일자 : 2015. 04. 29
1. 실험 관련 이론
-목적
조합논리회로의 또 다른 예로서 디멀티플렉서의 동작 원리 및 특성을 확인한다.
-관련이론
1) 멀티 플렉서
멀티플렉서(multiplexer)는 여러 개의 입력선 으로부터 필요한 데이
|
- 페이지 15페이지
- 가격 6,300원
- 등록일 2016.01.08
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
A, B와 입력신호 C3, C2, C1, C0을 표와 같이 인가할 때 멀티플렉서와 디멀티플렉서의 출력 값을 조사하여 표에 기록하라. 1. 목적
2. 이론
가. 디코더
나. 인코더
다. 멀티플렉서
라. 디멀티플렉서
3. 예비보고
4. 실험(회로도)
|
- 페이지 11페이지
- 가격 2,300원
- 등록일 2014.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
선택하여 단일 출력으로 내보내 는 조합 논리회로이다. 멀티플렉서는 ‘n개의선택 (단자)변수’ 조합에 따라 많은 입력들 중 하나를 선택하여 그대로 출력에 넘겨주기 1. 실험 목적
2. 기초 이론
3. 실험 예비 보고
4. 실험 방법 및 순서
|
- 페이지 7페이지
- 가격 6,300원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
멀티플렉서(Multiplexer)
○ 디멀티플렉서
○ 전가산기( Full adder )
○ 전감산기 ( Full subtractor )
● 예비보고서
1. 1. Decoder와 Demultiplexer 회로를 비교, 설명하라.
2. Enable 단자가 있는 2×4 decoder를 1×4 demultiplexer 로 변환하라
● 가상실험
1. <그
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2007.08.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하고, 진리표를 구하여 표로부터 D0~D3의 논리식을 AB로 나타내어라.
A
B
D0
D1
D2
D3
0
0
1
0
0
0
0
1
0
1
0
0
1
0
0
0
1
0
1
1
0
0
0
1
(2) 예비과제 1과 동일한 내용.
(3) 다음 회로를 구성하고 실험하라.
D0
D1
D2
D3
D4
D5
D
C
B
A
0
0
0
0
0
1
X
X
0
1
0
0
0
0
1
0
1
1
|
- 페이지 8페이지
- 가격 6,300원
- 등록일 2015.11.10
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
출력
D
S1
S0
Y3
Y2
Y1
Y0
0
X
X
X
X
X
X
H
L
L
L
L
L
H
H
L
H
L
L
H
L
H
H
L
L
H
L
L
H
H
H
H
L
L
L
1x4 디멀티플렉서 IC인 74HC139을 이용하여 다음의 회로를 구성한다.
다음 표와 같이 입력을 가한 뒤에 출력 Y3, Y2, Y1, Y0를 측정하여 기록하라. Select 값에 따라 Demultiplexing
|
- 페이지 4페이지
- 가격 3,360원
- 등록일 2013.10.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
multiplexer.html
https://terms.naver.com/entry.nhn?docId=755447&cid=42341&categoryId=42341
https://blog.naver.com/PostView.nhn?blogId=eom913&logNo=162034477&parentCategoryNo=&categoryNo=&viewDate=&isShowPopularPosts=false&from=postView 1. 개론
2. 멀티플렉서(MUX)
3. 디멀티플렉서(DMUX)
4. 참고
|
- 페이지 3페이지
- 가격 3,000원
- 등록일 2021.10.14
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하고 동작을 확인하라.
>>타이밍도
■ Quiz 5.1
멀티플렉서를 사용한 회로와 디코더를 사용한 회로의 장단점을 간략하게 설명하라.
장 점
단 점
멀티플렉서를
사용한 회로
▶4변수의 논리함수를 구성 가능
▶병렬-직렬 데이터 변
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리 게이트(Logic Gate)
3. 조합논리회로
1) 특징
2) 반가산기(Half-Adder,HA)
3) 전가산기(Full-Adder,FA)
4) 디코더(Decoder)
5) 멀티플렉서(Multiplexer,MUX)
6) 디멀티플렉서(Demultiplexer)
4. 순서 논리회로
1) 플리플롭(Flip-Flop)
2) RS 플리플롭
3) JK 플리플
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2012.03.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|