|
회로를 구현하였다. 7-세그먼트는 BCD 크기의 입력된 수가 10진수로 얼마인지를 나타내어 주었다. 2진 4비트 덧셈기로 이를 더해주고 exclusive-OR 게이트를 조합하여 스위치의 입력 신호에 따라 두 수를 더해주거나 빼주었다. 또한 4비트 크기 비교
|
- 페이지 5페이지
- 가격 700원
- 등록일 2005.12.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
더하기와 비슷하다고 생각하면 된다. 0과 1이 들어오면 1을 출력 한다.
▶ 입력을 00, 01, 10, 11을 주었을 때 시뮬레이션을 보면 1과 1이 들어오면 0이라는 것은 한자리 위로 1이 올라갔다는 것을 의미하기도 한다.
▶ XOR를 이용하면 가산기도 설계
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도와는 조금 다르지만 결과값은 똑같은 값을 가지게 만들었습니다.
▶ 다음장의 그림은 이 회로도를 시뮬레이션 한 것입니다.
● 가산기 구현
Pspice로 구현한 가산기 회로
▶ 이렇게 XOR을 연결해서 더하기 연산을 할수 있습니다.
▶ 다음
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2010.04.07
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로에 제어 신호를 보내어 동작을 지시(명령의 실행)한다.
1-2-3 입출력 포트
˚ 입출력 포트는 주변 장치 또는 메모리 뱅크로부터 중앙처리장치가 데이터를 얻을 수 있게 하며 출력포트는 컴퓨터에서 처리된 결과를 외부 주변장치로 내보내는
|
- 페이지 9페이지
- 가격 2,000원
- 등록일 2008.05.19
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리 게이트나 표준 TTL IC의 그래픽 심벌을 조합하여 설계하는 소위 게이트 레벨 설계는 대상회로의 규모가 커지면 전체의 동작상태를 파악하거나 일시에 시뮬레이션 하기가 어려워진다. 그러므로 대상규모가 큰 회로의 설계는 HDL을 이용하
|
- 페이지 36페이지
- 가격 2,000원
- 등록일 2007.01.30
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|