|
노턴 정리
전류를 측정하여 기입하라.
1) 그림 8-6 회로를 구성하고 a, b두 단자를 단락시켜 이 두 단자 사이를 흐르는 전류를 측정하라.
그림8-6
2)그림 8-6 회로에서 전압원을 제거하고 (이를 단락시킨 후) 단자 a, b 사이에 표 8-1과 같은 여러 가지
|
- 페이지 6페이지
- 가격 1,000원
- 등록일 2003.12.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
수 있는 최대 전력(
P_L_max
)
P_Lmax = v_g^2 over 4R_g
(4) 실제 전류원이 부하에 공급 가능한 최대 전력
P_Lmax = {R_g i_g^2 } over 4 1. 중첩 정리(Superposition Throrem)
2. 테브난과 노턴의 정리(Thevenin's and Norton's Theorem)
3. 실제 전원
4. 최대 전력 전달
|
- 페이지 13페이지
- 가격 2,000원
- 등록일 2004.09.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
노튼 등가 회로라고 한다. 노튼의 등가 회로는 그림 5와 같이 반드시 Yab로 표시하지 않아도 되며, 편의에 따라서는 임피던스 Zab로 표시해도 된다. 그러므로 노튼 정리는 테브난 정리와 서로 쌍대성(duality) 관계에 있음을 알 수 있다. 1. 실험
|
- 페이지 12페이지
- 가격 2,300원
- 등록일 2008.06.10
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
* 회로망 해석에서 중요한 기초 이론들을 소개하면
1. 중첩의 정리(Superposition Theorem)
2. 테브난의 정리(Theven’s Theorem )
3. 노턴의 정리(Norton’s Theorem)
4. 최대 전력 전송 이론(Maximum Powe Transfer)
5. 밀만의 정리(Millman’s Theorem)
6. 치환 정리(Subst
|
- 페이지 7페이지
- 가격 1,000원
- 등록일 2008.12.27
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
테브난 등가회로
4.6 노턴 등가회로
4.7 테브난 정리와 노턴정리의 쌍대성
5. 실험 과정
(1) CAD 프로그램을 이용하여 다음의 회로를 구성하라. Time Domain Analysis 에 의해 R5 양단의 전압과 R5 에 흐르는 전류를 구하여 별도의 그래프를 그려라.
- Orcad
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2009.02.26
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|