|
논리식 ABC의 부정은?
A’+B’+C’
(7) 다음의 설명에서 틀린 것은? (①)
① NOR 게이트로만 회로를 구성하는 것은 불가능하다.
② OR 연산은 절대로 자리올림이 발생하지 않는다.
③ XOR은 AND, OR, NOT 게이트의 조합논리이다.
④ XNOR은 XOR의 보수를 구
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로도 및 결과
- 부울대수와 카르노맵 실험
A
B
C
X
Y
0
0
0
0
0
0
0
1
0
0
0
1
0
0
0
0
1
1
0
0
1
0
0
0
0
1
0
1
1
1
1
1
0
1
1
1
1
1
1
1
- RS Flip-Flop 실험 (NOR게이트 사용한 S-R래치)
S
R
Q
Qvar
0
1
0
1
0
0
0
1
1
0
1
0
1
1
0
0
0
0
X
X
- RS Flip-Flop 실험 (NAND게이트 사용한 S-R래치)
S
R
|
- 페이지 10페이지
- 가격 3,000원
- 등록일 2023.09.22
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로임을 알 수 있다.
3. NAND gate
NAND gate는 AND gate 에 NOT를 취한 것으로 AND의 부정이다.
NAND gate는 AND gate를 암기하면 쉽게 해결된다.
1) 논리회로
2) 진리표와 시이퀀스
진 리 표 시이퀀스
4. N0R gate
NOR gate는 OR gate에 NOT를 취한 것으로 OR의 부정이
|
- 페이지 6페이지
- 가격 1,300원
- 등록일 2001.12.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로는 인버터와 매우 유사한 논리기호를 사용한다. 그러나, 인버터와는 달리, 버퍼는 입력의 논리레벨을 반전시키지 않는다.
4. NAND 게이트
AND 게이트에 INVERTER를 결합시킨 회로로서,NOT의 N자와 AND를 합하여 NAND라는 이름을 붙였다, 입력신호
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2010.06.18
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리합으로 둘 중 하나라는 식으로 동작하는데, 두 개의 입력 중 홀수개의 1이 입력이 된 경우 출력이 1, 짝수 개의 1또는 0이 입력된 경우 출력이 0이다.
3. 참고문헌
1) 논리회로, 임황빈, 2011
2) 디지털공학개론, 평생교육원 1.5가지 Standard
|
- 페이지 5페이지
- 가격 2,000원
- 등록일 2023.06.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리로 결정될 때에는 함수 F의 쌍대(FD)를 실현할 수가 있다. 실험 목적
① 논리게이트란 무엇인가?
② 부울 함수란 무엇인가?
▲부울 대수?
▲부울 식과 진리표
③ 기본 논리게이트 6개
▲ AND ▲ OR
▲ NOT ▲ NAND
▲ XNOR ▲ NOR
④
|
- 페이지 19페이지
- 가격 1,500원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
되고, 두 개의 입력이 서로 같으면 출력은 0이 된다고 생각해도 됩니다. X-NOR 연산은 X-OR 연산의 부정 출력을 내는 게이트로서 동치(equivalence) 게이트이라고 부른다.
X
Y
S
0
0
0
0
1
1
1
0
1
1
1
0
(논리 기호) (논리식) (진리표)
◆ 7486의 핀 배치도
|
- 페이지 5페이지
- 가격 500원
- 등록일 2007.09.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 설계할 때, 카르노 맵 방식을 통해서 그룹화 알고리즘을 적용하여 논리식을 구성한다. F의 식에서 F\'에 대한 논리식을 구할 수 있고, 이 F\'에서 NOT 연산을 하면 (F\')\' = F 로 구할 수 있어서 F에 대한 합의 곱 형태의 논리식을 구할 수 있
|
- 페이지 5페이지
- 가격 3,700원
- 등록일 2022.08.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로를 말한다.
[그림 1.11] AND 논리를 이용한 회로도
② OR gate 회로도 ( )
: 두 개의 접점 중에 하나만 동작해도 출력되는 회로를 말한다.
[그림 1.12] OR 논리를 이용한 회로도
③ NAND gate 회로도
: AND gate 에 NOT를 취한 것으로 AND의 부정으로 사용
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2008.12.12
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
AND-OR게이트를 NAND게이트로 변환하는 모양은 다음과 같다.
AND - OR의 게이트 꼴
NAND - NAND 게이트 꼴
4) 논리게이트 회로 구상 및 시뮬레이션을 통한 회로 구성 및 결과값 도출 - AND, OR, NOT 게이트를 이용한 회로 구성
AND, OR, NOT 게이트로 이루어진
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2017.04.02
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|