|
회로를 가정하여 시뮬레이션 되었기 때문에 발생한 Delay로, 정상적인 현상이다.
4. 고찰
이번 실험은 디지털 회로를 만드는 데 있어서 가장 기본적이라고 할 수 있는 논리 Gate 회로의 구성에 대한 실험이었다. 우리가 일상생활에서 많이 접하게
|
- 페이지 6페이지
- 가격 1,100원
- 등록일 2008.02.11
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로
실험결과
<실험회로도>
◈NOR게이트
입력[V]
출력[NOR][V]
Y
LED
0
0
5
0
5
0
5
0
0
5
5
0
◈NAND 게이트 대치
입력[V]
출력[NAND][V]
Y
LED
0
0
5
0
5
5
5
0
5
5
5
0
<실험회로도>
◈NOT게이트
입력[V]
출력[NOT][V]
S
Y
LED
0
5
5
0
◈AND 게이트로 대치
입력[V]
출
|
- 페이지 4페이지
- 가격 800원
- 등록일 2010.02.23
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
not equal )
커맨드
의 미
연산자
and
논리곱
&
or
논리합
|
not
부정
~
A.15 Solution Of Differential Equations (미분방정식의 해)
선형 시변형 방정식의 해답은 라플라스 변환과 그 역변환으로 얻어진다. 해답을 풀기위한 다른 기술이 있다. 이 분석 방법은 보
|
- 페이지 11페이지
- 가격 6,300원
- 등록일 2015.07.28
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
회로도
5. 설계 결과
- 세그먼트를 일의 자리부터 백의 자리까지 3개를 이용하여 숫자를 나타내고 모터를 설치하여 좌, 우로 움직이게 설계를 했다. 세그먼트 중에 백의 자리를 나타내는 곳에 LED 2개를 연결하여 백의 자리수가 2이면 LED 2개가
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.04.03
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
연산장치(ALU : Arithmetic Logical Unit)
자료를 처리하고 계산하는 장치
산술연산 : 사칙연산
논리연산 : 논리합(OR), 논리곱(AND), 논리부정(NOT)
제어장치(CU : Control Unit)
프로그램에 의해 주어지는 연산의 순서를 차례대로 실행하기 위해
기억
|
- 페이지 12페이지
- 가격 2,000원
- 등록일 2006.10.25
- 파일종류 피피티(ppt)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
중앙처리장치(연산장치+제어장치)
중앙처리장치는 연산 장치와 제어 장치로 구성됨
데이터 처리과정에서 필수적 요소
연산장치 :
자료를 처리하고 계산하는 장치
산술연산 : 사칙연산
논리연산 : 논리합(OR), 논리곱(AND), 논리부정(NOT) 
|
- 페이지 9페이지
- 가격 1,000원
- 등록일 2007.01.02
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리회로와 컴퓨터논리회로
1. Boolean Algebra
1) 창시
1847 년 George Boole
2) 논리설계에 응용
1938년 Claude E. Shannon(BELL LAB.)
-> Binary Logic
2. 기본 논리 : AND, OR, NOT, (XOR or EOR)
- Boolean Algebra 의 기본 정리
* Duality Principle(이원성 원리, 쌍대성 원리)
어떤 명
|
- 페이지 18페이지
- 가격 9,000원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로는 NOT gate의 출력단자를 AND gate로 묶어 줌으로써 open-collector가 아닌 회로를 구성하게 되었다. 따라서 NOT gate와 AND gate에 의한 논리 값이 출력되게 되었다.
◈실험 종합
논리회로 실험을 위한 기본BASIC GATE에 대한 특성을 연구해 봤다. 각 GATE
|
- 페이지 12페이지
- 가격 5,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
NOT 게이트)
74LS08 : AND 게이트
74LS32 : OR 게이트
2)3색 단심 리드선
4. 예비보고서 문제
(1)에 대한 진리표를 작성하시오. (실험 1 참조)
부울 대수로 간략화하여 논리적의 논리화 형태의 논리회로를 그리시오.
*진리표
A
B
C
Y
0
0
0
0
0
0
1
0
0
1
0
1
0
1
1
1
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
= A\' + B\' 1.논리 게이트
▲ AND 게이트 (곱)
▲ OR 게이트 (합)
▲ NOT게이트 (부정)
▲ NAND 게이트
▲ NOR 게이트
▲ XOR 게이트와 XNOR 게이트
▲결선형 AND와 OR
2.부울 대우의 기본 정리와 성질
<부울 대수의 기본 관계식>
+표 들어 있음.
|
- 페이지 3페이지
- 가격 1,000원
- 등록일 2006.02.04
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|