목차
1. 실험목적
1) 테브난 정리를 이해하고 응용할 수 있는 능력을 키운다.
2) 테브난 정리를 실험적으로 증명한다.
2. 관련이론
1) 그림 7-1과 같이 임의의 회로망의 두 단자 a, b로부터 회로망을 본 임피던스가 Rab이고, a, b양단의 전압을 Vab라고 할 때 그림 7-1 (b)와 같이 부하 RL을 연결하면 부하에 흐르는 전류는 다음과 같이 된다는 것이 테브난 정리이다.
I =Vab (7-1)Rab+RL
1) 테브난 정리를 이해하고 응용할 수 있는 능력을 키운다.
2) 테브난 정리를 실험적으로 증명한다.
2. 관련이론
1) 그림 7-1과 같이 임의의 회로망의 두 단자 a, b로부터 회로망을 본 임피던스가 Rab이고, a, b양단의 전압을 Vab라고 할 때 그림 7-1 (b)와 같이 부하 RL을 연결하면 부하에 흐르는 전류는 다음과 같이 된다는 것이 테브난 정리이다.
I =Vab (7-1)Rab+RL
본문내용
수 있는 대단히 중요한 정리이다.
첫 번째 회로를 구성할 때 우린 왼쪽에서부터 계산을 하는지 알고 회로를 구성하고 측정값과 계산값을 구하였다. 하지만 실험회로를 잘못 파악하여 다른조와 전혀 틀린 값을 가지게 되었다. 조교형이 회로에서 단락된 부분에서
왼쪽으로 가면서 합성저항을 구하면 된다고 다시 설명을 해주셨다. 회로 구성을 다시하고 측정값과 이론값을 구하였는데 저항이 커지면 전류값이 작아지는것을 확인 할 수 있었다.
두 번째 회로를 이해하는데 정말 많은 시간이 흘렀다. 회로 구성을 그림처럼 하고 실험을 하였는데, 실험결과에서 볼 수 있듯이 오차가 심하게 나타났다. 이론값을 구하는 방법을 알지 못하여 인터넷을 통하여 여러회로도를 찾아본 결과 이론값을 구할 수가 있었다.
실험결과 값에서 알 수 있듯이 두 번째 실험 결과 값에서 이론치와 측정치가 많은 차이가 있었다. 이 실험에서
오차가 생길수 있는 요소로는 입력 전압, 회로내의 저항, 저항자체의 저항값 오차, 잘못된 회로구성등으로 인하여
오차가 생긴것 같다. 다음 실험도 테브난 정리와 비슷한 노튼정리 실험인데, 이번실험처럼 오차가 심하게 나오지
않도록 회로도 구성을 할 때 좀 더 신경을 써야겠다.
첫 번째 회로를 구성할 때 우린 왼쪽에서부터 계산을 하는지 알고 회로를 구성하고 측정값과 계산값을 구하였다. 하지만 실험회로를 잘못 파악하여 다른조와 전혀 틀린 값을 가지게 되었다. 조교형이 회로에서 단락된 부분에서
왼쪽으로 가면서 합성저항을 구하면 된다고 다시 설명을 해주셨다. 회로 구성을 다시하고 측정값과 이론값을 구하였는데 저항이 커지면 전류값이 작아지는것을 확인 할 수 있었다.
두 번째 회로를 이해하는데 정말 많은 시간이 흘렀다. 회로 구성을 그림처럼 하고 실험을 하였는데, 실험결과에서 볼 수 있듯이 오차가 심하게 나타났다. 이론값을 구하는 방법을 알지 못하여 인터넷을 통하여 여러회로도를 찾아본 결과 이론값을 구할 수가 있었다.
실험결과 값에서 알 수 있듯이 두 번째 실험 결과 값에서 이론치와 측정치가 많은 차이가 있었다. 이 실험에서
오차가 생길수 있는 요소로는 입력 전압, 회로내의 저항, 저항자체의 저항값 오차, 잘못된 회로구성등으로 인하여
오차가 생긴것 같다. 다음 실험도 테브난 정리와 비슷한 노튼정리 실험인데, 이번실험처럼 오차가 심하게 나오지
않도록 회로도 구성을 할 때 좀 더 신경을 써야겠다.
소개글