목차
1.in lab
2.post lab
2.post lab
본문내용
1. Inlab
1) 그림 1~3에 나타난 회로를 직접 구현하여, 각 회로의 출력 전압의 magnitude와 phase의 주파수 응답 (주파수 범위: 100 Hz ~ 1 MHz)을 측정하라. (입력 전압은 함수 발생기로 임의의 정현파 (sinusoidal wave)를 발생시켜 사용하시오)
그림 1.
그림 1. magnitude
출력 전압의 Magnitude는 주파수가 올라갈수록 작아졌다
그림 1. phase (주파수가 100Hz인 경우)
주파수가 100Hz에 경우는 입출력의 위상차가 거의 없었다
그림 1. phase (주파수가 1MHz인 경우)
고주파의 경우에는 출력 전압이 90도 늦어지는 것을 볼 수 있었다
그림 2.
그림 2. magnitude
낮은 주파수에서는 출력 전압이 크다가 주파수가 올라갈 수록 갈수록 출력 전압이 작아졌다
그림 2. phase (주파수가 100Hz인 경우)
출력 전압이 90도 가량 빨랐다
그림 2. phase (주파수가 1MHz인 경우)
입출력 위상이 거의 일치하였다
그림 3.
그림 3. magnitude
출력 전압은 상승하다가 고주파로 갈수록 다시 낮아진다
그림 3. phase (주파수가 100Hz인 경우)
출력 전압의 위상이 90도 가량 앞서고 있다
그림 3. phase (주파수가 1MHz인 경우)
출력 전압의 위상이 뒤쳐져 있다
그림 3. Peak (4.8kHz)
이 부분에서는 입출력 간의 전압의 위상과 magnitude가 거의 동일함이 나타났다
1) 그림 1~3에 나타난 회로를 직접 구현하여, 각 회로의 출력 전압의 magnitude와 phase의 주파수 응답 (주파수 범위: 100 Hz ~ 1 MHz)을 측정하라. (입력 전압은 함수 발생기로 임의의 정현파 (sinusoidal wave)를 발생시켜 사용하시오)
그림 1.
그림 1. magnitude
출력 전압의 Magnitude는 주파수가 올라갈수록 작아졌다
그림 1. phase (주파수가 100Hz인 경우)
주파수가 100Hz에 경우는 입출력의 위상차가 거의 없었다
그림 1. phase (주파수가 1MHz인 경우)
고주파의 경우에는 출력 전압이 90도 늦어지는 것을 볼 수 있었다
그림 2.
그림 2. magnitude
낮은 주파수에서는 출력 전압이 크다가 주파수가 올라갈 수록 갈수록 출력 전압이 작아졌다
그림 2. phase (주파수가 100Hz인 경우)
출력 전압이 90도 가량 빨랐다
그림 2. phase (주파수가 1MHz인 경우)
입출력 위상이 거의 일치하였다
그림 3.
그림 3. magnitude
출력 전압은 상승하다가 고주파로 갈수록 다시 낮아진다
그림 3. phase (주파수가 100Hz인 경우)
출력 전압의 위상이 90도 가량 앞서고 있다
그림 3. phase (주파수가 1MHz인 경우)
출력 전압의 위상이 뒤쳐져 있다
그림 3. Peak (4.8kHz)
이 부분에서는 입출력 간의 전압의 위상과 magnitude가 거의 동일함이 나타났다
추천자료
트렌지스터를 이용한 증폭회로 설계 방법
신호 입, 출력에 관련된 증폭과 필터링
LC 발진기
Amplifier 회로 설계 및 시뮬레이션
예비 - 3상회로
변압기 모형과 그 전기적회로 유도 실험
기초회로실험 레포트
아날로그 및 디지털 회로 설계 실습 - 예비5:신호 발생기
전자회로 실험 JFET특성
예비 실험3Experiment ac 3 R-L-C Components
[기초전자실험] 기본소자 실험 목적 - 전자 회로의 기본소자는 R(저항), L(인덕터), C(캐패...
물리실험보고서 - RLC 회로의 이해
[전자회로실험] 비안정 멀티바이브레이터(구형파 발생기) 결과
[설계보고서] 07 전기기기 제어용 발진회로 설계 (예비레포트) : 전기기기의 제어에 사용되는...
소개글