목차
실험관련 이론
1)래치
2)플립플롭
※플랩플롭 개요
래치와 플립플롭의 종류
1)비동기식(S-R)래치
2)동기식 S-R 래치와 S-R 풀리풀롭
3) D래치와 D플립플롭
4) J-K플립플롭
5) T 풀리풀롭
1)래치
2)플립플롭
※플랩플롭 개요
래치와 플립플롭의 종류
1)비동기식(S-R)래치
2)동기식 S-R 래치와 S-R 풀리풀롭
3) D래치와 D플립플롭
4) J-K플립플롭
5) T 풀리풀롭
본문내용
래치는 클럭 펄스의 폭이
넓으면 그 동안에 입력의 변화가 출력에 나타난다.
<타이밍 차트>
4) J-K플립플롭
□ 동기식 S-R 래치에서 금지되어 있는 S = R = 1 입력도 안정된 상태로 변천할 수
있도록 만든 회로 이다.
□ 입력 단자인 J,K에 동시에 1이 인가되면 출력은 반전된다.
<회로도> <기호>
CP
J
K
Q
0
X
X
불변
↑
0
0
불변
↑
0
1
0(리세트)
↑
1
0
1(세트)
↑
1
1
금지입력
<특성표>
5) T 풀리풀롭
□ J-K 풀리풀롭의 J, K 두 입력 단자를 묶어서 여기에 T 입력 신호를 가하여 매 클럭
펄스가 들어 올 때마다 출력 Q가 반전하도록 만든 회로 이다.
□ 출력 Q 값이 반대로 바뀌는 것을 토글(toggle) 기능이라고 말하기도 한다.
<회로도>CP
T
↓
0
↓
1
<특성표>
3. 참조
① 책이름디지털 회로 실험 / 출판사-진영사 / 저자-박건작외 3명
② 책이름디지털 전자회로 / 출판사-신화전산기획 / 저자-임광빈
③ 책이름집적회로 / 출판사-성학당 / 저자-이영준
④ 웹싸이트 - http://blog.naver.com/park8806?Redirect=Log&logNo=40037023409
넓으면 그 동안에 입력의 변화가 출력에 나타난다.
<타이밍 차트>
4) J-K플립플롭
□ 동기식 S-R 래치에서 금지되어 있는 S = R = 1 입력도 안정된 상태로 변천할 수
있도록 만든 회로 이다.
□ 입력 단자인 J,K에 동시에 1이 인가되면 출력은 반전된다.
<회로도> <기호>
CP
J
K
Q
0
X
X
불변
↑
0
0
불변
↑
0
1
0(리세트)
↑
1
0
1(세트)
↑
1
1
금지입력
<특성표>
5) T 풀리풀롭
□ J-K 풀리풀롭의 J, K 두 입력 단자를 묶어서 여기에 T 입력 신호를 가하여 매 클럭
펄스가 들어 올 때마다 출력 Q가 반전하도록 만든 회로 이다.
□ 출력 Q 값이 반대로 바뀌는 것을 토글(toggle) 기능이라고 말하기도 한다.
<회로도>CP
T
↓
0
↓
1
<특성표>
3. 참조
① 책이름디지털 회로 실험 / 출판사-진영사 / 저자-박건작외 3명
② 책이름디지털 전자회로 / 출판사-신화전산기획 / 저자-임광빈
③ 책이름집적회로 / 출판사-성학당 / 저자-이영준
④ 웹싸이트 - http://blog.naver.com/park8806?Redirect=Log&logNo=40037023409
소개글