• 통합검색
  • 대학레포트
  • 논문
  • 기업신용보고서
  • 취업자료
  • 파워포인트배경
  • 서식

전문지식 6,325건

가정한다.) B. IC 7476 master-slave JK 플립플롭의 내부 회로도를 그리고 클럭 펄스에 따른 동작을 timing diagram으로 그려라 래치와 플립플롭 1. 실험 목적 2. 실험 해설 3. 예비 문제 4. 사용기기 및 부품 5. 실험 내용 6. 실험 결과 7. 연습 문제
  • 페이지 12페이지
  • 가격 2,300원
  • 등록일 2014.09.11
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 순서 5) 예비문제풀이 1) 실험 제목 : Counter 2) 목적 3) 관련이론(참고문헌) 비동기식 카운트-업 카운터와 카운트-다운 카운터 비동기식 업/다운 카운터 동기식 카운트업 카운터와 카운트다운 카운터 리플 캐리 카운터 비
  • 페이지 13페이지
  • 가격 2,300원
  • 등록일 2014.03.16
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
주파수가 낮을수록 영향이 커집니다. 이러한 미분 회로는 자동차의 속도 검출기 등에도 사용됩니다. 1차 회로들의 펄스 및 구형파 응답 1) 기본 이론 (예비) PSPICE 실험 결과 *고찰 - 오실로스코프 - 적분 회로: - 미분 회로:
  • 페이지 9페이지
  • 가격 2,300원
  • 등록일 2013.08.07
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
완전한 D/A변환기이다. D/A변환기에서와 같이 A/D변환기에도 분해능, 비선형성과 같은 Spec이 사용된다. A/D변환기의 또 하나의 중요한 파라미터는 아날로그 입력을 디지털 출력으로 바꾸는데 걸리는 변환시간이다. ■ 실험목적 ■ 실험이론
  • 페이지 6페이지
  • 가격 1,500원
  • 등록일 2004.07.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
실험장비 ˙전원공급장치 1대 : 15V ˙장비 : 오실로스코프, 정현파발생기 ˙저항 : 1KΩ 2개, 10KΩ 2개, 100KΩ 1개 ˙가변저항 : 1KΩ ˙캐패시터 : 0.01㎌ 2개 ˙타이머 : NE555 ■ 실험과정 1. 주어진 저항값에 대해 그림 회로의 출력주파수와, 듀티비를 계산
  • 페이지 7페이지
  • 가격 2,500원
  • 등록일 2004.07.21
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
회로법칙의 확인과 계측기의 이해 (사전보고서 결과보고서) 회로망 주파수 특성 (사전보고서 결과보고서) 선형 연산 증폭기 능동필터 회로 (사전보고서 결과보고서) 연산증폭기 기초 (사전보고서 결과보고서) 다이오드 특성 (사전보고
  • 페이지 67페이지
  • 가격 3,000원
  • 등록일 2010.04.19
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
전기공학 실험 사전보고서 학과 전기공학과 학번 학년 이름 분반 조 1. 실험 제목 : 1차 과도 응답과 미적분 회로 2. 실험 목적 : 전압, 전류의 충전과 방전 특성이해, 1차 과도 응답 회로의 시정수의 개념 이해, RL, RC의 회로로부터 미분회로ㅡ 적
  • 페이지 10페이지
  • 가격 4,200원
  • 등록일 2015.05.08
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로 구성에는 몇 번을 확인해 봐도 이상이 없었지만, 이러한 오차가 발생한 이유는 아무래도 브레드 보드의 문제거나, CA3046 소자에 이상이 있어 이러한 값이 나타난 것 같다. 이번 실험에서는 저번 실험과 다르게 예비보고서에서 실행한 시
  • 페이지 4페이지
  • 가격 2,000원
  • 등록일 2017.04.02
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
회로에 흐르는 전류 , , 는 각 저항에 반비례하므로 옴의 법칙에 의해서 , , 이고 , 각 전류의 합인 합성 전류 는 다음과 같다. 즉, 저항이 병렬로 연결된 회로에서의 합성저항의 역수는 각 저항의 역수의 합과 같다. 1. 실험 목적 2. 기초이
  • 페이지 3페이지
  • 가격 1,500원
  • 등록일 2011.06.30
  • 파일종류 한글(hwp)
  • 참고문헌 없음
  • 최근 2주 판매 이력 없음
실험 전 얻으려던 실험목적을 완벽히 얻을 수 있었기에 많은 개선 사항은 없지만, 이론을 완벽히 이해하고 실험에 참여하여 반감기 를 직접 실험을 통해 계산할 수 있다면 완벽한 실험 이 될 것 같다. * 참고 문헌 -임헌찬 외, 전기전자기초실
  • 페이지 17페이지
  • 가격 4,000원
  • 등록일 2014.07.10
  • 파일종류 한글(hwp)
  • 참고문헌 있음
  • 최근 2주 판매 이력 없음
top