|
1. 실험 개요
- [실험11]과 [실험 12]에서는 MOSFET을 이용한 기본적인 세 가지 증폭기 중에서 공통 소오스 증폭기와 소오스 팔로워를 실험하였다. 이번에는 나머지 기본 증폭기 구조인 공통 게이트 증폭기에 대한 실험을 진행한다. 공통 게이트
|
- 페이지 7페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
1. 실험 개요
- 트랜지스터를 이용한 능동 부하의 경우 저항 부하에 비해서 공정에 대한 변화량이 적고, 정확한 저항을 위한 추가 비용이 들지 않는다는 장점이 있다. 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성
|
- 페이지 9페이지
- 가격 1,500원
- 등록일 2021.02.01
- 파일종류 워드(doc)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
한다. 칩자체의 문제로 인하여 측정값이 일정하게 나온 것 같다.
4. 레퍼런스
- 회로이론 / Nilsson / PEARSON / p.670∼695
- 그림으로 쉽게 배우는 회로이론 / 인터비젼 / 신융기 / p.326 ~ 327 1. 관련이론
2. 실험결과
3. 결론 및 토의
4. 레퍼런스
|
- 페이지 6페이지
- 가격 2,300원
- 등록일 2012.10.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험 결과
가. 실험1
(1),(2) 단자AB에 대한 Thevenin 전압 VTH와 Thevenin 저항 RTH를 계산/측정하라.
계산된 VTH
:
4 V
계산된 RTH
:
11.33 k
측정된 VTH
:
3.99 V
측정된 RTH
:
11.3 k
를 구하기 위해 부하의 연결을 끊는다. 이 때 회로를 만들면 에는 전류가 흐르지
|
- 페이지 10페이지
- 가격 2,300원
- 등록일 2012.10.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험에서도 RL이 RC와 거의 같은 저항을 가질 때 부하저항의 전력이 최대가 되었다.
<표 9.3> 실험 다. 최대 전력 전송을 위한 RL의 조건 실험
1489.9
1487.5
5.08
10
3.4
0.0173
0.034
1487.5
RC는 좌측 회로의 내부저항이므로 687.5 + 330 + 470 = 1487.5 이 나온
|
- 페이지 6페이지
- 가격 2,300원
- 등록일 2012.10.24
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
래프는 전류와 반대로 공진주파수에서 가장 낮은 값을 가지고 멀어질수록 커지게 됩니다. 임피던스와 전류는 반비례하기 때문에 그래프도 반대의 결과가 나오게 되었습니다.
그런데 이것은 실제 회로에서 측정값에 따른 결과이고 이론적으
|
- 페이지 2페이지
- 가격 1,000원
- 등록일 2008.06.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
걸어주면 단자쌍 ab에 전류출력 q(t)가 나타난다.
확인문제 1)
키르히호프의 법칙과 중첩의 원리를 적용하는 방법에 대한 차이점을 설명하시오.
Kirch Hoff's의 law는 독립 전원 종속 전원에 관계없이 모든 회로에서 적용할 수 있는 가장 기본적인
|
- 페이지 3페이지
- 가격 700원
- 등록일 2008.10.09
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험에 의해 얻어진 공진주파수의 값이 상당한 차이를 보였다. (오차:42.33%)
이는 조교님의 말씀대로 정확한 요인은 밝혀지지는 않았지만 각종실험계기들의 노후와 오류로 인해 발생되어진 것으로 추측된다.
이번 실험을 통해 RLC 병렬회로에
|
- 페이지 4페이지
- 가격 2,000원
- 등록일 2006.12.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
소비전류는 20mA이다.
4. 실험과정 및 결과예측
(1) 그림 10-9와 같은 RST-F/F 회로를 결선하고 입력 R, S의 변화가 clock pulse()에 따라 어떻게 변화하는지 표 10-5에 써넣어라(단 S, R 입력을 인가한 상태에서 clock pulse를 가한다).
R
S
Q
Q'
0
0
0
0
0
1
0
0
0
0
0
0
|
- 페이지 7페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 결선하고 다음 순서에 따라 실험하여라.
① 우측 시프트 S = 1, S = 0으로 하여 로직 펄스 1(CLR 9번)을 순간적으로 눌렀다 놓고 레지스터 내용이 클리어 되었는지 확인한 후 우측 시프트 직렬 입력(핀 번호 2번)을 로직 1로 한 상태에서 로직
|
- 페이지 6페이지
- 가격 2,000원
- 등록일 2007.01.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|