|
전기전자공학 > 반도체 > 트랜지스터 > FET]
http://www.ktword.co.kr/word/abbr_view.php?m_temp1=4235&id=1341&nav=2&m_search=FET%EB%B0%94%EC%9D%B4%EC%96%B4%EC%8A%A4
[Fundamentals of Microelectronics]
B.Razavi 저 | John Wiley 2nd Edition
[전자회로실험]
이현규, 김영석 저 | 충북대학
|
- 페이지 14페이지
- 가격 1,800원
- 등록일 2022.04.01
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
공통 소스 트랜지스터 증폭기에 대한 실험을 하였습니다.
이번 실험은 JFET의 직류 바이어스는 소자의 전달 특성과 소스 저항에 의해 결정되는 직류 자기 바비어스에 의대 결정됩니다. 이 직류 바이어스 점에서 교류 전압이득은 gm과 같은 소자
|
- 페이지 4페이지
- 가격 1,000원
- 등록일 2015.01.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
값을 주었으면 좋겠다. 책 자체도 너무 일관성이 없는 것 같다. 공통 베이스 및 에미터 플로워 트랜지스터 증폭기
1. 실험 목적
2. 이론
3. 실험 방법 및 결과값
4. 실험 순서 및 예상 결과값
5. 실험 결과 (실제 측정치)
6. 고찰
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2015.04.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
피크 입력전압 Vin으로 나누어 실질적인 전압이득을 구하고 표16-3에 기록하라.
결 론
이 실험에서는 위상편이가 없는 소신호 공통베이스 증폭기의 동작과 특성을 설명하였다. 여기서 입력신호는 트랜지스터의 이미터단자에 가해지는 반면에
|
- 페이지 2페이지
- 가격 1,300원
- 등록일 2012.04.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
실험에서는 소신호 공통이미터 증폭기의 저주파 응답을 제어하는 요인을 설명하였다. 그리고 증폭기의 중역 전압이득, 입력 RC회로, 이미터 바이패스회로, 출력 RC 회로의 임계주파수를 구하였다.
실험단계별 회로도 및 파형
주파수 : 50 kHZ
출
|
- 페이지 8페이지
- 가격 1,300원
- 등록일 2012.04.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|