|
드 모르간의 법칙
1. 실험 목적
▣ 드 모르간 법칙을 소자를 이용하여 실험적으로 증명한다.
▣ 드 모르간 법칙을 이용하여 부울대수 변환 및 논리회로를 간소화하는 능력을 익힌다.
▣ 논리소자의 동작을 이해한다. 1. 실험 목적
2.
|
- 페이지 5페이지
- 가격 1,000원
- 등록일 2015.03.13
- 파일종류 워드(doc)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리식을 표현할 수 있도록 설명한다.
*논리함수를 간소화하는데는 일정한 규칙이 존재하지 않음을 상기시킨다.
*여러항을 결합하거나 소거하기 위한 방법의 이해를 돕는다.
*각 변수의 조합에 따른 결과를 표로 요약할 수 있다.
*공리와 기본
|
- 페이지 6페이지
- 가격 0원
- 등록일 2010.03.16
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
부울 대수
1) 불 대수 공리
2) 불 대수 기본정리
3) 교환 정리
4) 결합 정리
5) 분배 정리
6) 부정 정리
Ⅱ. 논리게이트와 기본논리게이트
Ⅲ. 논리게이트와 다이오드논리게이트
Ⅳ. 논리게이트와 트랜지스터논리게이트
1. 부정회로(NOT)
|
- 페이지 8페이지
- 가격 6,500원
- 등록일 2013.07.12
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로가 다음의 부울 대수식과 등가임을 설명하시오 (힌트: 카르노 맵을 이용하시오).
3. 전감산기의 자리내림 B0는 부울 대수식으로 표시하면 가 된다. 카르노 맵을 이용하면 로 간소화할 수 있음을 보이시오.
4. 실험 4(b)에서 계산된 합 SC와 실
|
- 페이지 10페이지
- 가격 1,000원
- 등록일 2010.12.27
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리곱(AND)
논리합(OR)
논리부정(NOT)
등이 있다.
구성된 논리회로는 불대수와 카르노도를 사용하여 간단한 형태로 변형시킬 수 있다.
논리 축소를 위한 기본적인 불대수의 기본 연산
카르노 맵이란 부울함수를 표준형으로 표현할 수 있는 모든
|
- 페이지 4페이지
- 가격 800원
- 등록일 2010.01.20
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
2단계:두 개의 민텀 사이에 1개의 변수만이 다르고 다른 변수는 모두 같을 때 매치되지 않은 변수는 제거하고 (-)로 표시하면 두 개의 민텀은 하나의 함으로 표현된다. 이때 매치된 항들은 로 표시함.
3단계:한번 정리한 후 2단계와 같은 작업
|
- 페이지 6페이지
- 가격 8,400원
- 등록일 2015.11.17
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
논리(positive logic)의 AND 게이트 및 OR 게이트 회로를 각각 그리고, 각각의 입출력 전압 전달 특성표와 진리표를 작성하시오.
A
B
F
0
0
0
0
1
0
1
0
0
1
1
1
AND
A
B
F
0V
0V
0V
0V
5V
0V
5V
0V
0V
5V
5V
5V
ORA
B
F
0
0
0
0
1
1
1
0
1
1
1
1
A
B
F
0V
0V
0V
0V
5V
5V
5V
0V
5V
5V
5V
5V
2.15
|
- 페이지 12페이지
- 가격 500원
- 등록일 2006.05.22
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하고 동작을 확인하라.
>>타이밍도
■ Quiz 5.1
멀티플렉서를 사용한 회로와 디코더를 사용한 회로의 장단점을 간략하게 설명하라.
장 점
단 점
멀티플렉서를
사용한 회로
▶4변수의 논리함수를 구성 가능
▶병렬-직렬 데이터 변
|
- 페이지 10페이지
- 가격 4,200원
- 등록일 2013.11.17
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
논리로 결정될 때에는 함수 F의 쌍대(FD)를 실현할 수가 있다.
e e e
e
1 1 1
1 1 0
1 0 1
1 0 0
0 1 1
0 1 0
0 0 1
0 0 0
1
1
1
1
1
1
1
0
e e e
e
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
0
0
0
0
0
0
0
1
정 논리
부 논리 제 2장. 부울 대수 (Boolean Algebra)
2-1. 기본 논리 연
|
- 페이지 8페이지
- 가격 1,000원
- 등록일 2008.12.13
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
조합회로와 순서회로로 구성(컴퓨터 내부회로 구성)
게이트
논리회로의 기본적인 하드웨어 소자로, 두 개 이상의 입력단자와 1개의 출력단자를 가짐
기본 연산 : 논리곱(AND), 논리합(OR), 논리부정(NOT), 배타적논리합(택)
불 대수(Boolean al
|
- 페이지 189페이지
- 가격 3,000원
- 등록일 2015.09.16
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|