|
논리 1 레벨)를 인가한 후, 오실로스코프 (또는 멀티메타)를 사용하여 출력단자의 출력신호를 측정하여 표 2-3에 기록한다.
⑤ 표 2-3의 입력에 따른 출력신호의 형태를 그림 2-6의 타이밍도에 나타낸다.
그림 2-9 OR-AND과 AND-OR 게이트 실험회로
4.
|
- 페이지 10페이지
- 가격 2,000원
- 등록일 2015.02.06
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로를 구성하고 가변저항을 변화시키면서 전류-전압 특성을 관측하여 기록하라.
(7) <그림 13>의 두 조합 논리회로를 구성하여 실험을 통하여 진리표를 작성하라.
6. 실험 내용 및 결과
(1) 인버터 게이트의 회로를 구성하고 0V와 5V의 값을
|
- 페이지 14페이지
- 가격 2,300원
- 등록일 2014.09.11
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
회로에서 A와 B, B와 C, C와 D, D와 E가 서로 같은 논리상태일 때는 에 0이 나타나고, 서로 다를 때는 1이 나타나므로, 만일 A~E가 이진 부호를 표시한다면 결국 ~는 이에 대한 그레이 부호를 표시하게 된다.
3. 실험기구
디지털 실험장치, 오실로스코
|
- 페이지 7페이지
- 가격 1,800원
- 등록일 2013.11.13
- 파일종류 한글(hwp)
- 참고문헌 있음
- 최근 2주 판매 이력 없음
|
|
실험한 내용은 ring counter로 하나의 신호가 계속 출력단자를 순회하는 counter
실험이다. 바로 앞의 실험에서와 같은 내용이라 실험하는데 큰 무리는 없었다.
※ Ring Counter를 실험하면서 생각하였는데, 이 카운터는 논리회로에서 배운 내용인 1-out
|
- 페이지 11페이지
- 가격 3,000원
- 등록일 2009.01.08
- 파일종류 한글(hwp)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|
|
전기전자회로실험
- 실험6. 논리조합회로의 설계 -
1.개요
◎ 논리게이트 조합으로 복잡한 논리적 함수관계 구현 및 불필요하게 복잡한 논리를 단순화 시키는 K-map 응용 방법을 익히고 don’t care 조건을 다루는 예를 실습한다.
◎ 조
|
- 페이지 35페이지
- 가격 3,000원
- 등록일 2012.11.01
- 파일종류 피피티(ppt)
- 참고문헌 없음
- 최근 2주 판매 이력 없음
|